1、考试科目: 电子技术基础 (数字电路) 第 1页 共 5页 (A 卷) 湖北汽车工业学院 2015年硕士研究生入学考试试题 考试科目: 805电子技术基础(数字电路) (A卷) (答案必须写在答题纸上,写在其它地方无效) 一、单项选择题:1-10小题,每题1分,共10分。 1. 下列几种逻辑门中,能用作反相器的是 。 A. 与门 B. 或非门 C. 或门 2. 下列几种逻辑门中,不能将输出端直接并联的是 。 A. 三态门 B. 与非门 C. OC 门 3. TTL 与非门的输入端在以下三 种接法中,在逻辑上属于输入高电平的是 。 A. 输入端接地 B. 输入端经 51电阻接地 C. 输入端悬空
2、 4、CMOS 是由_管构成。 A. NMOS+PMOS B. PMOS C. NMOS 5、与函数式 BCBAA + 相等的表达式为_。 A. BA+ B. BA+ C. BCA+ 6、使函数 ABBAY += 的值为 0的变量取值组合为 =AB 。 A. 00、11 B. 00 、10 C. 01、10 7、二进制数 1001 0110转换为十进制后为 。 A. 150 B. 152 C. 156 8、组合逻辑电路的输出是与_。 A. 输入变量有关 B. 时钟有关 C. 存储状态有关 9、将 100个“1”异或起来得到的结果是_。 A. “1” B. “0 ” C.“100” 10、使表达
3、式 BCCACABY += 取值为“1”的共有 最小项 。 A. 3个 B. 4个 C. 5个 考试科目: 电子技术基础 (数字电路) 第 2页 共 5页 (A 卷) 二、概念填空题:1-7小题,每空1分,共15分。 1、数字电路中的三种基本逻辑门电路是 、 、 。 2、三态门的三种输出状态是 、 和 。 3、在二- 十进制码中,1 位十进制数用 位二进制码表示,8421BCD 码从高位到低位的权值依次为 。 4、十进制数 55转换为二进制数是 ,转换为 16进制数是 。 5、如果对键盘上 108个符号进行二进制编码,则至少要 位二进制数码。 6、时序逻辑电路的输出与 、 和 有关。 7、表达
4、式 +AB AC BC 的最简式是 。 三、判断题,对的打“”,错的打“X”(1-5小题,每题1分,共5分) 1、如果 +=+AB AC,则 =BC。( ) 2、时序逻辑电路具有记忆功能。( ) 3、驱动共阴极 LED显示器的译码器输出为高电平有效;而驱动共阳极 LED显示器的译码器输出为低电平有效。( ) 4、3 位二进制编码器有 3个输入端,8 个输出端。( ) 5、能将输入信号转变为二进制代码的电路称为译码器。 ( ) 四、基本计算题(共20分) 1、用代数法化简下列逻辑式(共 2题,每题 5分) (1) BACABBCAY += (2) BABACACAF += 2、用卡诺图化简下列表
5、达式 (共 2题,每题 5分) (1) DCBAABDDCBBAF +=1 (2)= )13,12,10,8,5,4,2,0(2 mF 考试科目:电子技术基础(数字电路) 第 3页 共 5页 (A 卷) 五、组合逻辑电路分析题(共24分) 1、 (本题 12分)试分析图 1所示电路 的逻辑功能,要求: (1)写出表达式并简化;(4 分) (2)列出真值表;(4 分) (3)说明逻辑功能。(4 分) 2、 (本题 12分)3 线-8 线译码器 74LS138构成的 电路如图 2所示, ABC、 、 为输入变量。 1)试写出输出函数 Y 的最简与-或表达式;(4 分) 2)列出真值表;(4 分)
6、3)描述此电路的逻辑功能。(4 分) 六、组合逻辑设计题(共28分) 1、 (本题 14分)某电子产品有 A、 B、 C、 D四项控制参数。其中规定主要参数A、B 必须满足要求,其余参数 C、D 只要有一个达标即可判定产品 Y为合格。试设计一个逻辑电路实现此产品合格判定功能。要求: (1)列出真值表;(5 分) (2)写出输出函数的最简与或式;(5 分) (3)画出用与非门实现该电路的逻辑图。 (4 分) 2、 (本题 14分)试用 74HC138译码器和“与非门”实现一位二进制全加器,(设 A、 B、 Ci分别是被加数、 加数和低位来的进位位; S和 Co分别是本位和及向高位的进位) 。 (
7、1)试列出真值表;( 5分) (2)写出表达式;( 5分) (3)画出逻辑电路图。 (4 分) 1 1 1 Y A B 1 1 图 1 +5V B C A 5Y 1Y 2Y 3Y 4Y 6Y 0Y 7Y 1A 2A 0A 2BS 2 AS 1S 74LS138 Y 图 2 考试科目: 电子技术基础 (数字电路) 第 4页 共 5页 (A 卷) 七、时序逻辑电路题(共48分) 1、 (本题 12分) 试分析图题 3a所示时序电路,设电路的初始状态为 0,试 画出在图题 3b所示波形作用下,Q 和 z的波形图。 2、(本题 12分) 在图 4 所示的逻辑电路中,试画出 Q1和 Q2端的波形,时钟脉冲 等 波形如图所示。设初始状态 Q1=Q2=0。 3、 (本题 12 分)图 5 是一个自循环移位寄存器逻辑图,触发器初始状态为Q0Q1Q2=100,在 CP端连续输入 6个时钟脉冲,用表格形式列出在 6个时钟脉冲作用下 3个触发器的状态变化。 图 4 图 5 图 3a 图 3b 考试科目:电子技术基础(数字电路) 第 5页 共 5页 (A 卷) 4、(本题 12分) 4位二进制计数器 74LS161的逻辑符号如图 6所示。请用 74LS161用两种方案实现 12进制计数器,分别画出电路图。 (1)用异步反馈清零法;(6 分) (2)用同步反馈置数法。 (6 分) 图 6
copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1