1、模拟、数字及电力电子技术自考题模拟 2 及答案解析(总分:100.00,做题时间:90 分钟)一、第部分 选择题(总题数:15,分数:30.00)1.晶体管作为开关时的工作区域是_(分数:2.00)A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区2.用二进制代码表示十进制的十个状态 09,二进制代码至少应当有_(分数:2.00)A.8 位B.4 位C.2 位D.1 位3.如果编码 0100 表示十进制数 4,则此码不可能是_(分数:2.00)A.8421BCD 码B.5211BCD 码C.余 3 循环码D.2421BCD 码4.已知某逻辑函数的真值表如题 4 表所示,该
2、逻辑函数表达式为_ A B y 0 0 0 0 1 1 1 0 1 1 1 0 A B C D (分数:2.00)A.B.C.D.5.将表达式 AB+CD 变成与非-与非表达式,其形式为_ A B C D (分数:2.00)A.B.C.D.6.逻辑函数 的标准与或表达式为_ A B C D (分数:2.00)A.B.C.D.7.下图所示电路输出端 Y 的表达式为_ A B C D (分数:2.00)A.B.C.D.8.JK 触发器要求状态 01 时,其输入信号应为_(分数:2.00)A.J=0,K=0 或 1B.J=1,K=0 或 1C.J=0 或 1,K=0D.J=0 或 1,K=19.16
3、 位输入的二进制编码器,其输出端的位数为_(分数:2.00)A.256B.128C.4D.310.下图所示电路为四选一数据选择器,其实现的逻辑函数式_ A B C D (分数:2.00)A.B.C.D.11.要组成一个 8 分频的电路需要的电路类型是_(分数:2.00)A.触发器B.三位二进制计数器C.八位寄存器D.译码器12.下列电路中属于时序逻辑电路的是_(分数:2.00)A.移位寄存器B.加法器C.编码器D.数值比较器13.在集成 3 线-8 线译码器 74LS138 中,输入 A 2 =0、A 1 =1、A 0 =1,使能端 S 1 =1、 、 时,则译码器 74LS138 的有效输出
4、端是_ A B C (分数:2.00)A.B.C.D.14.下列具有滞回电压特性的是_(分数:2.00)A.多谐振荡器B.单稳态触发器C.施密特触发器D.主从 JK 触发器15.单稳态触发器具有_(分数:2.00)A.两个稳态B.两个暂稳态C.一个稳态,一个暂稳态D.记忆功能二、第部分 非选择题(总题数:10,分数:10.00)16.(3AD.08) 16 =( 1) 2 。 (分数:1.00)17.逻辑函数 (分数:1.00)18.逻辑函数的表示方法有逻辑函数式、卡诺图、 1、逻辑电路图。 (分数:1.00)19.三态门的三种状态是高电平、低电平、 1。 (分数:1.00)20.下图中 T
5、触发器的次态方程 Q n+1 为 1。 (分数:1.00)21.下图电路中,当 ABCD 输入端输入信号为 1001 时,输出端 的有效输出端为 1。 (分数:1.00)22.下图所示电路中,74LS161 为同步 4 位二进制加法计数器, 为异步清零端,则该电路为 1 进制计数器。 (分数:1.00)23.时序逻辑电路的输出不仅与 1 有关,还与电路的原来的输出状态有关。 (分数:1.00)24.用 M 进制计数器构成 N 进制计数器,当 MN 时可采用反馈复位法和 1 法实现。 (分数:1.00)25.不需要外加输入信号就能产生周期矩形波的电路为 1。 (分数:1.00)三、分析计算题(总
6、题数:5,分数:30.00)26.已知 (分数:6.00)_27.用卡诺图化简法将逻辑函数化为最简与或形式。 (分数:6.00)_28.分析下图所示逻辑电路,写出逻辑函数式、化简,列出真值表,说明逻辑功能。 (分数:6.00)_29.在下图所示电路中,FF 1 、FF 2 均为边沿触发器。要求: (1)写出各个触发器次态输出的函数表达式; (2)CP 及 A、B 的波形见下图,试画出输出端 Q 1 、Q 2 的波形。假设触发器的初始状态为 Q 1 =Q 2 =0。 (分数:6.00)_分析下图所示的逻辑电路图,并写出: (分数:6.00)(1).驱动方程和状态方程;(分数:1.50)_(2).
7、状态转换表;(分数:1.50)_(3).状态转换图;(分数:1.50)_(4).说明该电路的逻辑功能,并说明电路是否具有自启动能力。(分数:1.50)_四、设计题(总题数:5,分数:30.00)30.用 3 线-8 线译码器 74LS138 实现逻辑函数 (分数:6.00)_31.试用 4 选 1 数据选择器实现三变量多数表决功能。 (分数:6.00)_32.用与非门没计一个举重裁判表决电路。设举重比赛有 3 个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。 (分数:6.00
8、)_33.用反馈复位法将集成十进制计数器 74LS160 和与非门组成六进制计数器。74LS160 的逻辑功能示意图如下图所示。 (分数:6.00)_34.试用下降沿触发的 JK 触发器设计一个带进位输出的同步五进制加法计数器。 (分数:6.00)_模拟、数字及电力电子技术自考题模拟 2 答案解析(总分:100.00,做题时间:90 分钟)一、第部分 选择题(总题数:15,分数:30.00)1.晶体管作为开关时的工作区域是_(分数:2.00)A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区 解析:考点 本题主要考查的知识点为晶体管的开关电性。 在放大电路中晶体管工作在放
9、大区;而在开关电路中,晶体管工作在饱和区和截止区。2.用二进制代码表示十进制的十个状态 09,二进制代码至少应当有_(分数:2.00)A.8 位B.4 位 C.2 位D.1 位解析:3.如果编码 0100 表示十进制数 4,则此码不可能是_(分数:2.00)A.8421BCD 码B.5211BCD 码 C.余 3 循环码D.2421BCD 码解析:4.已知某逻辑函数的真值表如题 4 表所示,该逻辑函数表达式为_ A B y 0 0 0 0 1 1 1 0 1 1 1 0 A B C D (分数:2.00)A.B.C.D. 解析:考点 本题主要考查的知识点为由逻辑真值表写出逻辑函数式。5.将表达
10、式 AB+CD 变成与非-与非表达式,其形式为_ A B C D (分数:2.00)A.B.C. D.解析:6.逻辑函数 的标准与或表达式为_ A B C D (分数:2.00)A.B.C.D. 解析:考点 本题主要考查的知识点为求标准与或式的方法。 任何一个逻辑函数都可以化为最小项之和的形式,称为最小项表达式,也称为标准与或表达式。 7.下图所示电路输出端 Y 的表达式为_ A B C D (分数:2.00)A.B.C. D.解析:考点 本题主要考查的知识点为 OC 门的逻辑功能和使用方法。 输入信号 A、B 送入 OC 与非门,该与非门输出为 ;输入信号 C、D 送入 OC 异或门,该异或
11、门输出为 。两个输出端做“线与”连接,故输出 8.JK 触发器要求状态 01 时,其输入信号应为_(分数:2.00)A.J=0,K=0 或 1B.J=1,K=0 或 1 C.J=0 或 1,K=0D.J=0 或 1,K=1解析:考点 本题主要考查的知识点为 JK 触发器的逻辑功能。 JK 触发器的状态由 0 变到 1,有两种方法:(1)置 1 功能,此时 J=1、K=0;(2)翻转功能,此时 J=K=1。9.16 位输入的二进制编码器,其输出端的位数为_(分数:2.00)A.256B.128C.4 D.3解析:10.下图所示电路为四选一数据选择器,其实现的逻辑函数式_ A B C D (分数:
12、2.00)A.B. C.D.解析:考点 本题主要考查的知识点为利用数据选择器实现逻辑函数。 图中所示为四选一数据选择器实现的逻辑函数。四选一数据选择器的函数关系为 11.要组成一个 8 分频的电路需要的电路类型是_(分数:2.00)A.触发器B.三位二进制计数器 C.八位寄存器D.译码器解析:考点 本题主要考查的知识点为计数器的逻辑功能。 计数器可以用来做分频器,N 进制计数器可以做 N 分频器。三位二进制计数器属于八进制,故可以做 8 分频器。12.下列电路中属于时序逻辑电路的是_(分数:2.00)A.移位寄存器 B.加法器C.编码器D.数值比较器解析:考点 本题主要考查的知识点为常用的几种
13、组合逻辑电路和时序逻辑电路。 加法器、编码器、数值比较器都属于组合逻辑电路,移位寄存器属于时序逻辑电路。13.在集成 3 线-8 线译码器 74LS138 中,输入 A 2 =0、A 1 =1、A 0 =1,使能端 S 1 =1、 、 时,则译码器 74LS138 的有效输出端是_ A B C (分数:2.00)A.B. C.D.解析:考点 本题主要考查的知识点为译码器的工作原理。 当 74LS138 译码器的三个使能端都有效时,输出端的表达式为 ,因为输入信号 A 2 A 1 A 0 =011,对应最小项 m 3 ,故输出端 14.下列具有滞回电压特性的是_(分数:2.00)A.多谐振荡器B
14、.单稳态触发器C.施密特触发器 D.主从 JK 触发器解析:15.单稳态触发器具有_(分数:2.00)A.两个稳态B.两个暂稳态C.一个稳态,一个暂稳态 D.记忆功能解析:二、第部分 非选择题(总题数:10,分数:10.00)16.(3AD.08) 16 =( 1) 2 。 (分数:1.00)解析:1110101101.0000100017.逻辑函数 (分数:1.00)解析:A+C 考点 本题主要考查的知识点为逻辑函数的化简。 若用公式化简法,步骤为: 18.逻辑函数的表示方法有逻辑函数式、卡诺图、 1、逻辑电路图。 (分数:1.00)解析:逻辑真值表19.三态门的三种状态是高电平、低电平、
15、1。 (分数:1.00)解析:高阻态20.下图中 T 触发器的次态方程 Q n+1 为 1。 (分数:1.00)解析: 考点 本题主要考查的知识点为 T 触发器的次态方程。 T 触发器的特性方程为 ,电路中 ,代入 T 触发器的特性方程可得 21.下图电路中,当 ABCD 输入端输入信号为 1001 时,输出端 的有效输出端为 1。 (分数:1.00)解析: 考点 本题主要考查的知识点为译码器的工作原理。 图中由两个 74LS138 译码器扩展为 4 线-16 线译码器,当输入 1001 时,只有一个输出端低电平有效,与1001 时应的输出端为 ,故只有 22.下图所示电路中,74LS161
16、为同步 4 位二进制加法计数器, 为异步清零端,则该电路为 1 进制计数器。 (分数:1.00)解析:六 考点 本题主要考查的知识点为将集成计数器接成任意进制计数器。 图中将 Q 3 、Q 2 通过与非门接到复位端 23.时序逻辑电路的输出不仅与 1 有关,还与电路的原来的输出状态有关。 (分数:1.00)解析:该时刻的输入信号24.用 M 进制计数器构成 N 进制计数器,当 MN 时可采用反馈复位法和 1 法实现。 (分数:1.00)解析:反馈置数法25.不需要外加输入信号就能产生周期矩形波的电路为 1。 (分数:1.00)解析:多谐振荡器三、分析计算题(总题数:5,分数:30.00)26.
17、已知 (分数:6.00)_正确答案:()解析:逻辑表达式 的真值表如下表所示。 A B C Y 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 故用与非门和非门实现的逻辑电路如下图所示。 27.用卡诺图化简法将逻辑函数化为最简与或形式。 (分数:6.00)_正确答案:()解析:首先将逻辑函数转化为标准与或式为 =m(0,2,3,5,7,8,9,10,11,12,13,14,15)该逻辑函数的卡诺图如下图所示。 由卡诺图可知化简结果为 28.分析下图所示逻辑电路,写出逻辑函数式、化简,列出真值表,说明逻辑功能。 (分
18、数:6.00)_正确答案:()解析:(1)逻辑函数式为 29.在下图所示电路中,FF 1 、FF 2 均为边沿触发器。要求: (1)写出各个触发器次态输出的函数表达式; (2)CP 及 A、B 的波形见下图,试画出输出端 Q 1 、Q 2 的波形。假设触发器的初始状态为 Q 1 =Q 2 =0。 (分数:6.00)_正确答案:()解析: FF 1 为上升沿触发,FF 2 为下降沿触发,其波形如下图所示。 分析下图所示的逻辑电路图,并写出: (分数:6.00)(1).驱动方程和状态方程;(分数:1.50)_正确答案:()解析:驱动方程为 状态方程为 (2).状态转换表;(分数:1.50)_正确答
19、案:()解析:状态转换表如下所示。 (3).状态转换图;(分数:1.50)_正确答案:()解析:状态转换图如下图所示。 (4).说明该电路的逻辑功能,并说明电路是否具有自启动能力。(分数:1.50)_正确答案:()解析:该电路的功能为四进制计数器,有自启动能力。四、设计题(总题数:5,分数:30.00)30.用 3 线-8 线译码器 74LS138 实现逻辑函数 (分数:6.00)_正确答案:()解析:将待实现的逻辑函数变换成最小项表达式,并转换成 74LS138 所对应的函数形式: 画出逻辑图如下图所示。 31.试用 4 选 1 数据选择器实现三变量多数表决功能。 (分数:6.00)_正确答
20、案:()解析:(1)列真值表。由题意,设三变量表决器的输入为 A、B、C,用 1 表示同意,用 0 表示不同意。输出为 Z,表决通过用 1 表示,不通过用 0 表示。其真值表如下表所示。 输入 输出 A B C Z 0 0 0 0 0 0 ?1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 (2)写出最小项表达式。 (3)4 选 1 数据选择器的输出表达式为 (4)比较这两个表达式可得到 A 1 =A,A 2 =B D 0 =0,D 1 =D 2 =C,D 3 =1 则数据选择器的输出端 F 就是所需实现的逻辑函数 Z。 (5)画连线图如下
21、图所示。 32.用与非门没计一个举重裁判表决电路。设举重比赛有 3 个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。 (分数:6.00)_正确答案:()解析:设主裁判为变量 A,副裁判分别为 B 和 C;表示成功与否的灯为 Y,根据逻辑要求列出真值表如下表。 输入 输出 输入 输出 A B C Y A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 0 0 0 0 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 由真值表写出表达式并化简得: 逻辑图
22、如下图所示。 33.用反馈复位法将集成十进制计数器 74LS160 和与非门组成六进制计数器。74LS160 的逻辑功能示意图如下图所示。 (分数:6.00)_正确答案:()解析:74LS160 为同步十进制计数器,具有异步清零输入端,故采用反馈复位法时有过渡态。 (1)画状态转换图如下(a)图所示。 (a)图(2)求计数器复位端逻辑函数式。计数器从 0000 开始计数,最后一个有效状态为 0101,故用 0110 作复位控制信号。因此置零输入端的逻辑函数式为: 。 (3)画接线图,如下(b)图所示。 34.试用下降沿触发的 JK 触发器设计一个带进位输出的同步五进制加法计数器。 (分数:6.
23、00)_正确答案:()解析:(1)根据设计要求,设定状态,画出状态转换图如下(a)图所示。 (a)图(2)状态分配,列状态转换编码表如下表所示。 现态 次态 进位输出 状态转 换顺序 Y S0 0 0 0 0 0 1 0 S1 0 0 1 0 1 0 0 S2 0 1 0 0 1 1 0 S3 0 1 1 1 0 0 0 S4 1 0 0 0 0 0 1 (3)求各触发器的驱动方程和进位输出方程。画出电路的次态卡诺图如下(b)图所示。 (b)图由状态卡诺图可分解为(c)图的四个卡诺图,分别表示 和 Y 这四个逻辑函数。 (c)图由图可得电路的状态方程为 (4)求驱动方程。JK 触发器的特性方程为 则电路的驱动方程为 (6)画逻辑图如(d)图所示。
copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1