ImageVerifierCode 换一换
格式:DOC , 页数:10 ,大小:63KB ,
资源ID:1389705      下载积分:2000 积分
快捷下载
登录下载
邮箱/手机:
温馨提示:
如需开发票,请勿充值!快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝扫码支付 微信扫码支付   
注意:如需开发票,请勿充值!
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【http://www.mydoc123.com/d-1389705.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(【考研类试卷】计算机专业基础综合(计算机组成原理)模拟试卷4及答案解析.doc)为本站会员(boatfragile160)主动上传,麦多课文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知麦多课文库(发送邮件至master@mydoc123.com或直接QQ联系客服),我们立即给予删除!

【考研类试卷】计算机专业基础综合(计算机组成原理)模拟试卷4及答案解析.doc

1、计算机专业基础综合(计算机组成原理)模拟试卷 4及答案解析(总分:56.00,做题时间:90 分钟)一、单项选择题(总题数:24,分数:48.00)1.单项选择题 1-40小题。下列每题给出的四个选项中,只有一个选项是最符合题目要求的。(分数:2.00)_2.下列关于相联存储器的说法中,错误的是( )。(分数:2.00)A.相联存储器指的是按内容访问的存储器B.在实现技术相同的情况下,容量较小的相联存储器速度较快C.相联存储器结构简单,价格便宜D.在存储单元数目不变的情况下,存储字长变长,相联存储器的访问速度下降3.下列关于 DRAM和 SRAM的说法中,错误的是( )。 ISRAM 不是易失

2、性存储器,而 DRAM是易失性存储器 DRAM 比 SRAM集成度更高,因此读写速度也更快 主存只能由 DRAM构成,而高速缓存只能由SRAM构成 与 SRAM相比,DRAM 由于需要刷新,所以功耗较高(分数:2.00)A.、幂口B.I、和C.I、和D.I、和4.某机字长 32位,主存容量 1MB,按字编址,块长 512 B,Cache 共可存放 16个块,采用直接映射方式,则 Cache地址长度为( )。(分数:2.00)A.11位B.13位C.18位D.20位5.在 Cache和主存构成的两级存储体系中,Cache 的存取时间是 100 ns,主存的存取时间是 1000 ns。如果希望有效

3、(平均)存取时间不超过 Cache存取时间的 15,则 Cache的命中率至少应为( )。(分数:2.00)A.90B.98C.95D.996.下列关于 Cache写策略的论述中,错误的是( )。(分数:2.00)A.全写法(写直达法)充分保证 Cache与主存的一致性B.采用全写法时,不需要为 Cache行设置“脏位修改位”C.写回法(回写法)降低了主存带宽需求(即减少了 Cache与主存之间的通信量)D.多处理器系统通常采用写回法7.假定用若干个 8K8位的芯片组成一个 32K32位的存储器,则地址 41FOH所在芯片的最大地址是( )。(分数:2.00)A.0000HB.4FFFHC.5

4、FFFHD.7FFFH8.某机器采用四体低位交叉存储器,现分别执行下述操作: (1)读取 6个连续地址单元中存放的存储字,重复 80次: (2)读取 8个连续地址单元中存放的存储字,重复 60次: 则(1)、(2)所花时间之比为( )。(分数:2.00)A.1:1B.2:1C.4:3D.3:49.某计算机的存储系统由 Cache一主存系统构成,Cache 的存取周期为 10 ns,主存的存取周期为 50 ns。在 CPU执行一段程序时,Cache 完成存取的次数为 4 800次,主存完成的存取次数为 200次,该Cache一主存系统的效率是( )。(设 Cache和主存不能同时访问。)(分数:

5、2.00)A.0833B.0856C.0958D.086210.某机字长 32位,主存容量 1 MB,按字编址,块长 512 B,Cache 共可存放 16个块,采用直接映像方式,则 Cache地址长度为( )。(分数:2.00)A.11位B.13位C.18位D.20位11.n体(模 n)交叉编址存储器在( )时,其存取带宽是单体存储器的 n倍。(分数:2.00)A.连续访存的 n个地址是针对同一个存储模块B.任何情况下都能C.连续访存的 n个地址是针对不同的存储模块D.任何情况下都不能12.设有主存一 Cache层次的存储器,其主存容量 1 MB,Cache 容量 16 KB,每字块有 8个

6、字,每字 32位,采用直接地址映像方式。若主存地址为 35301H,且 CPU访问 Cache命中,则该主存块在 Cache的第( ) 字块中(Cache 起始字块为第 0字块)。(分数:2.00)A.152B.153C.154D.15113.双端口存储器在( )发生访问冲突。(分数:2.00)A.左端口与右端口同时被访问的情况下B.同时访问左端口与右端口的地址码不同的情况下C.同时访问左端口与右端口的地址码相同的情况下D.任何情况下都不14.下列关于双端口存储器和交叉存储器的叙述中,正确的是( )。(分数:2.00)A.双端口存储器两个端口使用同一组地址线、数据线和读写控制线,同时访问同一区

7、间、同一单元。B.双端口存储器当两个端口同时访问相同的地址码时必然会发生冲突C.高位多体交叉存储器的设计依据了程序的局部性原理D.高位四体交叉存储器可能在一个存储周期内连续访问四个模块15.下列关于主存一体多字和多体交叉方案的叙述中,不正确的是( )。(分数:2.00)A.主存一体多字使每个主存单元同时存储几个主存字,则每一次读操作就同时读出几个主存字,大大提高了主存读出一个字的平均速度B.多体交叉编址把主存储器分成几个能独立读写的、字长为多个主存字的主体C.主存一体多字需要把每次读出的几个主存字保存在一个位数足够长的存储器中D.多体交叉编址按读写需要情况,分别对每个存储体执行读写,几个存储体

8、协同运行,提高了存储体的读写速度16.设存储器容量为 32字,字长为 64位。模块数 m=4,采用低位交叉方式。存储周期 T=200 ns,数据总线宽度为 64位,总线传输周期 r=50 ns。该交叉存储器的带宽是( )。(分数:2.00)A.3210 7 bsB.810 7 bsC.7310 7 bsD.1810 7 bs17.某机器采用四体低位交叉存储器,现分别执行下述操作: (1)读取 6个连续地址单元中存放的存储字,重复 80次; (2)读取 8个连续地址单元中存放的存储字,重复 60次。 则(1)和(2)所花时间之比为( )。(分数:2.00)A.1:1B.2:1C.4:3D.3:4

9、18.设 n体交叉编址(低位交叉)存储器中每个体的存储字长等于数据总线宽度,每个体存取一个字的存取周期为 T,总线传输周期为 t,则 T与 t的关系以及读取地址连续的 n个字需要的时间分别是( )。(分数:2.00)A.T=t,T+ntB.T=(n-1)t,T+ntC.T=nt,T+ntD.T=nt,T+(n-1)t19.实现虚拟存储器的关键是虚拟地址向实际地址的快速变换。为此,在处理器内部设置一个特殊的Cache来记录最近使用页的页表项,以快速完成地址转换。不同文献对这个特殊的 Cache有不同的称呼。下列选项中,不属于这些称呼的是( )。(分数:2.00)A.转换旁视缓冲器(TLB)B.转

10、换后援缓冲器C.快表D.慢表20.虚拟存储器不能解决的问题是( )。(分数:2.00)A.存储系统成本高B.编程空间受限C.访存速度慢D.多道程序共享主存而引发的信息安全21.在页面尺寸为 4 KB的页式存储管理中,页表中的内容依次是 2、5、6、8、7、11,则物理地址 32773对应的逻辑地址为( )。(分数:2.00)A.32773B.42773C.12293D.6277322.当缺页故障处理完毕后,处理器将( )。(分数:2.00)A.重新执行引发缺页故障的指令B.执行导致发生缺页故障的指令的下一条指令C.重新开始执行发生缺页故障的指令所在的进程D.终止执行发生缺页故障的指令所在的进程

11、23.页式存储管理系统不会出现( )。(分数:2.00)A.抖动颠簸B.内零头(内碎片)C.外零头(外碎片)D.越界访问24.下列关于页式存储管理与段式存储管理的区别的论述中,正确的是( )。(分数:2.00)A.页式存储管理更有利于存储保护B.段式存储管理的存储空间利用率较高C.在段式存储管理中,指令或数据不会跨段存储D.段的尺寸要大于页的尺寸二、综合应用题(总题数:4,分数:8.00)25.综合应用题 41-47小题。(分数:2.00)_26.假设 CPU执行某段程序时,950 次从 Cache得到数据,50 次从主存得到数据,已知 Cache存取周期为50 ns,主存存取周期为 200

12、ns(设每次访问时,Cache 访问与主存访问并发进行,如 Cache命中则中断主存的访问)。求:(1)Cache 的命中率。(2)平均访问时间。(3)Cache 一主存系统的效率。(分数:2.00)_27.已知某 8位机的主存采用半导体存储器,地址码为 18位,若使用 4K4位 RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问: (1)若每个模块条为 32K8位,共需几个模块条? (2)每个模块内共有多少片 RAM芯片? (3)主存共需多少 RAM芯片?CPU 如何选择各模块条?(分数:2.00)_28.设某机中,CPU 的地址总线为 A 15 A 0 ,数据总线为 D 7 D

13、 0 (A 0 、D 0 为最低位)。存储器地址空间为 3000H67FFH。其中 3000H一 4FFFH为 ROM区,选用 4K2的 ROM芯片;5000H67FFH 为 RAM区,选用 2K4的 SRAM芯片。请问: (1)组成该存储器需要多少片 ROM芯片和 SRAM芯片? (2)ROM 芯片、SRAM芯片各需连接 CPU的哪几根地址线和数据线? (3)应如何设置片选信号,分别写出各片选信号的逻辑表达式。(分数:2.00)_计算机专业基础综合(计算机组成原理)模拟试卷 4答案解析(总分:56.00,做题时间:90 分钟)一、单项选择题(总题数:24,分数:48.00)1.单项选择题 1

14、-40小题。下列每题给出的四个选项中,只有一个选项是最符合题目要求的。(分数:2.00)_解析:2.下列关于相联存储器的说法中,错误的是( )。(分数:2.00)A.相联存储器指的是按内容访问的存储器B.在实现技术相同的情况下,容量较小的相联存储器速度较快C.相联存储器结构简单,价格便宜 D.在存储单元数目不变的情况下,存储字长变长,相联存储器的访问速度下降解析:解析:此题考查相联存储器的基本概念。3.下列关于 DRAM和 SRAM的说法中,错误的是( )。 ISRAM 不是易失性存储器,而 DRAM是易失性存储器 DRAM 比 SRAM集成度更高,因此读写速度也更快 主存只能由 DRAM构成

15、,而高速缓存只能由SRAM构成 与 SRAM相比,DRAM 由于需要刷新,所以功耗较高(分数:2.00)A.、幂口B.I、和C.I、和D.I、和 解析:解析:SRAM 和 DRAM都属于易失性存储器,掉电就会丢失,故 I错误。SRAM 的集成度虽然更低,但速度更快,因此通常用于高速缓存 Cache,故错误。主存可以用 SRAM实现,只是成本高,故错误。与 SRAM相比,DRAM 成本低、功耗低,但需要刷新,故错误。4.某机字长 32位,主存容量 1MB,按字编址,块长 512 B,Cache 共可存放 16个块,采用直接映射方式,则 Cache地址长度为( )。(分数:2.00)A.11位 B

16、.13位C.18位D.20位解析:解析:主存地址中除去主存字块标记的部分就是 Cache地址,结构如下所示: 而 Cache地址的格式如下图所示: 5.在 Cache和主存构成的两级存储体系中,Cache 的存取时间是 100 ns,主存的存取时间是 1000 ns。如果希望有效(平均)存取时间不超过 Cache存取时间的 15,则 Cache的命中率至少应为( )。(分数:2.00)A.90B.98C.95D.99 解析:解析:设 Cache命中率为 a,则(1000+100)(1-a)+100a115,解得 a0985,故至少为 99。6.下列关于 Cache写策略的论述中,错误的是( )

17、。(分数:2.00)A.全写法(写直达法)充分保证 Cache与主存的一致性B.采用全写法时,不需要为 Cache行设置“脏位修改位”C.写回法(回写法)降低了主存带宽需求(即减少了 Cache与主存之间的通信量)D.多处理器系统通常采用写回法 解析:解析:采用全写法时,主存一 Cache数据始终一致,被替换的 Cache行不必写回主存,所以不需要为 Cache行设置“修改位”。对安全性、可靠性要求高,不允许有主存一 Cache数据不一致现象发生的计算机系统,它的 Cache必须采用全写法。7.假定用若干个 8K8位的芯片组成一个 32K32位的存储器,则地址 41FOH所在芯片的最大地址是(

18、 )。(分数:2.00)A.0000HB.4FFFHC.5FFFH D.7FFFH解析:解析:用 8K8位的芯片组成一个 32K32位的存储器,每行中所需芯片数为 4,每列中所需芯片数为 4,各行芯片的地址分配如下: 第一行(4 个芯片并联):0000H 一 1FFFH 第二行(4 个芯片并联):2000H一 3FFFH 第三行(4 个芯片并联):4000H 一 5FFFH 第四行(4 个芯片并联):6000H 一 7FFFH 故,地址为 41FOH所在芯片的最大地址即 5FFFH。8.某机器采用四体低位交叉存储器,现分别执行下述操作: (1)读取 6个连续地址单元中存放的存储字,重复 80次

19、: (2)读取 8个连续地址单元中存放的存储字,重复 60次: 则(1)、(2)所花时间之比为( )。(分数:2.00)A.1:1B.2:1C.4:3 D.3:4解析:解析:假设存储器的存取周期为 T: 在(1)的情况下,连续读取 6个存储字需时 T+(61)(T4)=225T,但存放连续字中第一个字的存储器需到 3T时间后才能进行下一轮读取,故(1)共需时3T(801)+225T=23975T。 同理,在(2)的情况下,一轮读取需时 T+(81)(T/4)=275T,但开始下一轮读取需 3T时间后,故(2)共需时 3T(601)+275T=17975T。 综合上述分析,(1)、(2)所花时间

20、之比约为 4:3。9.某计算机的存储系统由 Cache一主存系统构成,Cache 的存取周期为 10 ns,主存的存取周期为 50 ns。在 CPU执行一段程序时,Cache 完成存取的次数为 4 800次,主存完成的存取次数为 200次,该Cache一主存系统的效率是( )。(设 Cache和主存不能同时访问。)(分数:2.00)A.0833 B.0856C.0958D.0862解析:解析:命中率=4800(4800+200)=096,平均访问时间=09610+(1-096)(10+50)=12 ns,故效率=1012=0833。10.某机字长 32位,主存容量 1 MB,按字编址,块长 5

21、12 B,Cache 共可存放 16个块,采用直接映像方式,则 Cache地址长度为( )。(分数:2.00)A.11位 B.13位C.18位D.20位解析:解析:主存地址中除去 tag(主存字块标记)的部分就是 Cache地址。其中,块长 512 B,主存按字编址,512 B(4 BW)=128W=2 7 W,即块内字地址 7位。Cache 共可存放 16个块,采用直接映像方式,2 4 =16,即 Cache字块地址 4位。故 Cache地址共 4+7=11位,选项 A正确。11.n体(模 n)交叉编址存储器在( )时,其存取带宽是单体存储器的 n倍。(分数:2.00)A.连续访存的 n个地

22、址是针对同一个存储模块B.任何情况下都能C.连续访存的 n个地址是针对不同的存储模块 D.任何情况下都不能解析:解析:此题考查 n体(模 n)交叉编址存储器的特性。12.设有主存一 Cache层次的存储器,其主存容量 1 MB,Cache 容量 16 KB,每字块有 8个字,每字 32位,采用直接地址映像方式。若主存地址为 35301H,且 CPU访问 Cache命中,则该主存块在 Cache的第( ) 字块中(Cache 起始字块为第 0字块)。(分数:2.00)A.152 B.153C.154D.151解析:解析:主存地址 35301H对应的二进制为 0011 0101 0011 0000

23、 0001,现在要分析该地址中哪些位是 Cache块内地址、主存字块标记和 Cache字块地址。低位是块内地址,每个字块 8个字,一个块内有 2 5 B(每字 32位),所以低 5位表示字块内地址。主存字块标记为高 6位(1 MB16 KB=64=2 6 ),其余 01 0011 000即为 Cache字块地址,对应的十进制数为 152。13.双端口存储器在( )发生访问冲突。(分数:2.00)A.左端口与右端口同时被访问的情况下B.同时访问左端口与右端口的地址码不同的情况下C.同时访问左端口与右端口的地址码相同的情况下 D.任何情况下都不解析:解析:此题考查双端口存储器的特性。14.下列关于

24、双端口存储器和交叉存储器的叙述中,正确的是( )。(分数:2.00)A.双端口存储器两个端口使用同一组地址线、数据线和读写控制线,同时访问同一区间、同一单元。B.双端口存储器当两个端口同时访问相同的地址码时必然会发生冲突C.高位多体交叉存储器的设计依据了程序的局部性原理D.高位四体交叉存储器可能在一个存储周期内连续访问四个模块 解析:解析:双端口 RAM的两个端口具有 2组相互独立的地址线、数据线和读写控制线,因此可以同时访问同一区间、同一单元,故选项 A错误。当两个端口同时对相同的单元进行读操作时,不会发生冲突,故选项 B错误。高位多体交叉存储器由于在单个存储器中字是连续存放的,所以不能保证

25、程序的局部性原理;而低位多体交叉存储器由于是交叉存放,所以能很好地满足程序的局部性原理,故选项 C错误。高位四体交叉存储器虽然不能满足程序的连续读取,但仍可能一次连续读出彼此地址相差一个存储体容量的 4个字,只是这样读的概率较小,故选项 D正确。15.下列关于主存一体多字和多体交叉方案的叙述中,不正确的是( )。(分数:2.00)A.主存一体多字使每个主存单元同时存储几个主存字,则每一次读操作就同时读出几个主存字,大大提高了主存读出一个字的平均速度B.多体交叉编址把主存储器分成几个能独立读写的、字长为多个主存字的主体 C.主存一体多字需要把每次读出的几个主存字保存在一个位数足够长的存储器中D.

26、多体交叉编址按读写需要情况,分别对每个存储体执行读写,几个存储体协同运行,提高了存储体的读写速度解析:解析:主存一体多字的优点是:通过加宽每个主存单元的宽度,增加每个主存单元所包括的数据位数,使每个主存单元同时存储几个主存字,则每一次读操作就同时读出了几个主存字,使读出一个主存字的平均读出时间变为原来的几分之一。缺点是:每次读出的几个主存字必须首先保存在一个位数足够长的存储器中,等待通过数据总线分几次把它们传送走。因此,选项 A、C 是正确的。 多体交叉编址的优点是:把主存储器分成几个能独立读写的、字长为一个主存字的主体。由此可知选项 B是错误的。多体交叉编址按读写需要情况,分别对每个存储体执

27、行读写;通过合理的组织方式,使几个存储体协同运行,从而提供出比单个存储体更高的(几倍)读写速度。16.设存储器容量为 32字,字长为 64位。模块数 m=4,采用低位交叉方式。存储周期 T=200 ns,数据总线宽度为 64位,总线传输周期 r=50 ns。该交叉存储器的带宽是( )。(分数:2.00)A.3210 7 bsB.810 7 bsC.7310 7 bs D.1810 7 bs解析:解析:低位交叉存储器连续读出 4个字所需的时间为 t=T+(m 一 1)r=200 ns+350 ns=350 ns=3510 -7 s 故带宽为 W=644 b(3510 -7 s)=7310 7 b

28、s17.某机器采用四体低位交叉存储器,现分别执行下述操作: (1)读取 6个连续地址单元中存放的存储字,重复 80次; (2)读取 8个连续地址单元中存放的存储字,重复 60次。 则(1)和(2)所花时间之比为( )。(分数:2.00)A.1:1B.2:1C.4:3 D.3:4解析:解析:假设存储器的存取周期为 T:(1)的情况下,连续读取 6个存储字需时 T+(61)(T/4)=225T,但存放连续字中第一个字的存储器需到 3T时间后才能进行下一轮读取,故(1)共需时 3T(80一 1)+225T=23975T。(2)的情况同理,一轮读取需时 T+(8一 1)(T/4)=275T,但开始下一

29、轮读取需 3T时间后,故(2)共需时 3T(60一 1)+275T=17975T。综合上述分析,(1)、(2)所花时间之比约为 4:3。18.设 n体交叉编址(低位交叉)存储器中每个体的存储字长等于数据总线宽度,每个体存取一个字的存取周期为 T,总线传输周期为 t,则 T与 t的关系以及读取地址连续的 n个字需要的时间分别是( )。(分数:2.00)A.T=t,T+ntB.T=(n-1)t,T+ntC.T=nt,T+ntD.T=nt,T+(n-1)t 解析:解析:此题考查 n体交叉编址(低位交叉)存储器的性能分析。19.实现虚拟存储器的关键是虚拟地址向实际地址的快速变换。为此,在处理器内部设置

30、一个特殊的Cache来记录最近使用页的页表项,以快速完成地址转换。不同文献对这个特殊的 Cache有不同的称呼。下列选项中,不属于这些称呼的是( )。(分数:2.00)A.转换旁视缓冲器(TLB)B.转换后援缓冲器C.快表D.慢表 解析:解析:不同文献对变换旁视缓冲器 TLB有不同的称呼。20.虚拟存储器不能解决的问题是( )。(分数:2.00)A.存储系统成本高B.编程空间受限C.访存速度慢 D.多道程序共享主存而引发的信息安全解析:解析:存储体系存储层次解决的共性问题就是存储系统成本高。在此基础上,虚拟存储器还解决“编程空间受限”和“多道程序共享主存而引发的信息安全”两个问题,其中后一个问

31、题是通过在地址变换增加地址检查功能来解决的。“访存速度慢”属于 Cache,而不是虚拟存储器解决的问题。21.在页面尺寸为 4 KB的页式存储管理中,页表中的内容依次是 2、5、6、8、7、11,则物理地址 32773对应的逻辑地址为( )。(分数:2.00)A.32773B.42773C.12293 D.62773解析:解析:32773=32768+5=1000 0000 0000 0000B+101B=1000 0000 0000 0101B。后 12位为页内地址,前 4位为页号。物理页号为 8,对应逻辑页号为 3=11B。则逻辑地址=11 0000 0000 0101 B=34K+3=1

32、0240+2048+5=12288+5=1229322.当缺页故障处理完毕后,处理器将( )。(分数:2.00)A.重新执行引发缺页故障的指令 B.执行导致发生缺页故障的指令的下一条指令C.重新开始执行发生缺页故障的指令所在的进程D.终止执行发生缺页故障的指令所在的进程解析:解析:当处理器欲访问的页面对应的页表项中的“存在位”为 0,即表示该页面不在内存中,则处理器发出缺页故障信号。当处理器处理缺页故障后,将重新执行引发缺页故障的指令。23.页式存储管理系统不会出现( )。(分数:2.00)A.抖动颠簸B.内零头(内碎片)C.外零头(外碎片) D.越界访问解析:解析:此题考查的知识点:抖动是页

33、式存储管理特有的现象,因为页式存储管理中指令或数据可能跨页存储;页式存储管理会出现内零头,段式存储管理会出现外零头;任何一种存储管理都面临着越界访问的危险。24.下列关于页式存储管理与段式存储管理的区别的论述中,正确的是( )。(分数:2.00)A.页式存储管理更有利于存储保护B.段式存储管理的存储空间利用率较高C.在段式存储管理中,指令或数据不会跨段存储 D.段的尺寸要大于页的尺寸解析:解析:此题考查的知识点:段式存储管理更有利于存储保护;页式存储管理的存储空间利用率较高。在段式存储管理中指令或数据不会跨段存储;段的尺寸可大可小,而页的尺寸是固定的。二、综合应用题(总题数:4,分数:8.00

34、)25.综合应用题 41-47小题。(分数:2.00)_解析:26.假设 CPU执行某段程序时,950 次从 Cache得到数据,50 次从主存得到数据,已知 Cache存取周期为50 ns,主存存取周期为 200 ns(设每次访问时,Cache 访问与主存访问并发进行,如 Cache命中则中断主存的访问)。求:(1)Cache 的命中率。(2)平均访问时间。(3)Cache 一主存系统的效率。(分数:2.00)_正确答案:(正确答案:(1)Cache 未命中情况下才需要从主存取数据,故 Cache 的命中率=Cache 命中次数(Cache 命中次数+Cache 未命中次数) =950(95

35、0+50) =095 (2)平均访问时间=(95050 ns+50200 ns)1000=575 ns (3)Cache 一主存系统的效率=Cache 存取周期平均访问时间 =50575100 =870)解析:27.已知某 8位机的主存采用半导体存储器,地址码为 18位,若使用 4K4位 RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问: (1)若每个模块条为 32K8位,共需几个模块条? (2)每个模块内共有多少片 RAM芯片? (3)主存共需多少 RAM芯片?CPU 如何选择各模块条?(分数:2.00)_正确答案:(正确答案:(1)由于主存地址码给定 18位,所以最大存储空间

36、为 2 18 =256 KB,主存的最大容量为 256 KB。现每个模块条的存储容量为 32 KB,所以主存共需 256 KB32 KB=8块板。 (2)每个模块条的存储容量为 32 KB,现使用 4K4位的 RAM芯片拼成 4K8位(共 8组),用地址码的低 12位(A 0 一A 11 )直接接到芯片地址输入端,然后用地址的高 3位(A 14 一 A 12 )通过 3线一 8线译码器输出,分别接到 8组芯片的选片端。共有 82=16个 RAM。 (3)据前面所得,共需 8个模块条,每个模块条上有 16片芯片,故主存共需 816=128片 RAM芯片。)解析:28.设某机中,CPU 的地址总线

37、为 A 15 A 0 ,数据总线为 D 7 D 0 (A 0 、D 0 为最低位)。存储器地址空间为 3000H67FFH。其中 3000H一 4FFFH为 ROM区,选用 4K2的 ROM芯片;5000H67FFH 为 RAM区,选用 2K4的 SRAM芯片。请问: (1)组成该存储器需要多少片 ROM芯片和 SRAM芯片? (2)ROM 芯片、SRAM芯片各需连接 CPU的哪几根地址线和数据线? (3)应如何设置片选信号,分别写出各片选信号的逻辑表达式。(分数:2.00)_正确答案:(正确答案:(1)已知数据总线为 8位,ROM 区为 3000H4FFFFH,故 ROM的容量为 8K8 b

38、:ROM 芯片数=(8K8 b)(4K2b)=8 片(分为 2组,每组 4片)。RAM 区为 5000H一 67FFH,故 RAM的容量为 6K8b:SRAM 芯片数=(6K8b)(2K4b)=6 片(分为 3组,每组 2片)。 (2)ROM 芯片的容量为4K2,具有 12根地址线、2 根数据线,因此 ROM芯片的地址线连接 CPU地址线的低 12位 A 11 A 0 ,每组 ROM内的 4片芯片分别连接 CPU数据线的 D 7 D 6 、D 5 D 4 、D 3 D 2 、D 1 D 0 。SRAM 芯片的容量为 2K4,具有 11根地址线、4 根数据线,因此 SRAM芯片的地址线连接 CPU地址线的低 11位 A 10 一A 0 ,每组 SRAM内的 2片芯片分别连接 CPU数据线的 D 7 D 6 D 5 D 4 、D 3 D 2 D 1 D 0 。 (3)ROM 区有2个片选信号,RAM 区有 3个片选信号,共需 5个片选信号,根据地址分配的要求,各片选信号的逻辑表达式如下: CS 0 =A 15 A 14 A 13 A 12 CS 1 =A 15 A 14 A 13 A 12 CS 2 =A 15 A 14 A 13 A 12 A 11 CS 3 =A 15 A 14 A 13 A 12 A 11 CS 4 =A 15 A 14 A 13 A 12 A 11)解析:

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1