1、-中华人民共和国电子工业行业标内容与适用范电气简图的编制方法逻辑图本标准规定了电气简图中逻辑凶的编制方法。SJjT 10148.5 91 本标准适用于二进制逻辑系统的逻辑图的编制。逻辑因用于说明二进制逻辑系统的逻辑功能原理和连接关系。纯逻辑图是编I!llj详细逻精图的依据。详细逻辑因为装接、测试、调整、使用和维修提供信息,是编制接线图和战线表等设计文件的依据。2 引用标准GB4728.12 GB 6988.7 SJjT 10148.1 SJjT 10148.2 3 一般规则电气图用图形忏号二进制逻辑单元电气制图逻辑因电气简固的编制方法水语、计类和编制原则电气简图的编制方法-般规则逻辑图的编制除
2、按本标准规定外.还应按Sj/1 10148.1和SJ/T10148.2的有关规定。逻辑图应按所描述对象的功能计层结构或位置分层结构绘制。逻辑图应按功能布局法布局。4 逻辑约定在详细逻辑图中,二进制逻辑单过图形符号表示实际的物理器件,因此需要规定外部逻辑状态,内部逻辑状态与外部逻辑电平之间的关系。逻辑约定可以采用下述三忡。4. 1 正逻辑约定正得较多(代数值)的逻辑电平OATA7 飞7图A7A 3- 2 数据通路表示法用于总线指示符的方法,可以扩充用来表示内部图上的数据通路总线。因明见表A2。一15一序号l 2 3 4 5 6 7 SJ/T 10148.5 91 、表A2数据通路符号类型及其说明
3、符号说明 厂单向单向数目的地双向数据通路源和目的地注:箭头之间的距离是任意的,但在汇接点的同一支路上必须用两头数汇接点数据流方向指示双向数据流方向指示注:箭头之间的距离是任意的,但在汇接点的同一支路上必须用两个箭头数据通路.无连接交叉如果表示的是无摞数据通路,则假定其所有的支路都是双向的。数据通路的名称、宽度可以标在数据通路符号内或其旁。A4 复杂功能逻辑单元国-例-16一叫84品-ud序号明说号符.8位HLDA i一.丁lNTA 10一一一。L一一二2WR 7 31 mv b一二MEM 7 8085) InteL 37 CLK MPU8 8085 XTALl X A2. 1.以ADR代替A.
4、ADR和DATA代替AD.MEM注2根代替M.符号框内的表是为了帮助读图,但可以省略.s s AA旬,钝SSTATUS HALT WRlTE XTAL2 HOLD INTR X 2 10 39 READ FETCH RST 34 3 30 6 107 A J.E 7l OUT _f士-RESET RESET拌35 36 12 一5.5 -j7.5 j TRAP READY DAT. ADR ADR 28 t 4 SOD SID F d _.- _ -I 己时吕=山ls序号符号说明2 9 可程外设接口PPl 8 M8255A (如lntelM8255A) 6 5 CS 序号1的注2适用RD 36
5、 WR 注:根据A2.1.以ADR代替A.DATA代替D.35: RESET 34 18 。h 二h DATA PB 27 25 7 7 14 FOR CS=O; 。ADR R WR 15 OPERATION , 。l 16 。PA TO DATA PC 17 1 。1 PB TO DATA 2 。 13 l PC TO DATA 3 。1 LLI. COND 12 + 。I。DATA TO PA 11 1 。DATA TO PH 7 10 z 1 。DATA TO PC 4 3 1 。DA T A TO CONTROL 。3 一1 DATA =3STATE 2 1 ,、40 PA 39 38
6、 37 7 llHmwil 明说号符序号8257) 8 A2. 1,以ADR代替A,DATA代替D.22衍了-imp-m豆u-uADSTB upzuz r06 D CLK 2主AEN MARK TC 。MEMR7 MEMW7 HRQ TYRWL EDOOA SA/D QUEbEUT且冒且YLCRR-VVHO DRQ 12 3 DACK 3 时404品山MNM-0 40 0 3 。v ADR aa哩,AE,v 14 13 6-1-3-7EMU-wu-u-M-mu-n 可编程DMA控制器(如InteL注:3 ADR 7 四相时钟发生器/驱动(如Tm.TIM9904,即以注:GB4728. 12中的
7、符号1247 01仅使用第1至5章的规则了本器件。的SN74LS362)12 11 16 8 1 71 2 3 OUT CLOCK GENERATOR!DRIVER OSC lN TIM9904 OSC TANK 1 z 2 一一-x17 l 4 9 4 &MU一761 2 3/Z5 4 XTAL 1 2 TTL C6 4 刀-um-n-n-幻F d 卫-6D5 明说号符序号双音、多频发生器 DTMF 5 il,NOl-t 产生12个音对)AY3-9400 AY3 9(00) (如通用仪13 AKD金产QU 、Jt T 山UN7I 12 11 14 G 8 COL pzEuhu 10 E 9
8、7 TONE ROW C B F d 3 叫-04品mil斗A ? DTMF 一AY3-9400 PULSE-W1DTH MOOUI.ATOR FRF.QUENCY DIVIDER OUT I OSC lN 7 TONE卡卜什RESET fK-EYRUARD 1.0G1C 唔于4 12 1 1 G 8 COl F E 9 10 13 飞K金。6 C 5 I()W 日3 A L ) 一一一一明说号符序号12位数如CADDAC85D CBI V) 注:因为逻辑输入产生一个数,使用了位组合符号.因此这些输入的标记不同于制造厂的标记.23 )为分布连接的总限定符号,通常应在的左边加上代表连接功能的限定
9、符号&.或二乱。.。因B1分布连接一般符号按照国标规定,分布连接可以用导线连接符号表示,如图B2所示。- a a EO. E在b b c 二一图B2分布连接的等效示意图由图B2可见,分布连接符号仅表示分布连接逻辑功能,并不代表实际的物理器件。分布连接实现的与功能、或功能,通常称之为点与、点或,或线与、线或。分布连接可以用下述四种类型的输出来实现:。Q 夺H型开路输出(例如zPNP开集电极zNPN开发射极,P沟道开漏极,N沟道开源极).L型开路输出(例如:NPN开集电极,PNP开发射极zN沟道开漏极;P沟道开源极)0无源下拉输出。无源上拉输出。应用上述四种类型的输出构成分布连接时,究竟构成与功能
10、还是或功能将取决于输出的类型、所采用的逻辑约定以及是否出现逻辑非符号和极性指示符号。下面以H型开路输出、无源下拉输出为例说明构成分布连接的情况。图B3(a)和他分别示出了H型开路输出和无源下拉输出的简化的电路图。一一24一一SJ/T 10148.5 91 一一一H型开路无源下t:r下拉电阻一VEE一VEE-一一-0(a) H型开路输出(b)无摞下拉输出图B3H型开路输出、无摞下拉输出简化电路图图B4(a)和(b)分别示出用H型开路输出和无源下拉输出构成的分布连接示意电路图。表B1为它们的电平表。Q 、l1 Q !下.、QAt 一俨n 外, QA IQH拉i ! :/ t墨 内电|l i电II
11、I I I I 阻L一一J一VEE一VEE(a)用H型开路输出构成的分布连接(b)用无摞下拉输出构成的分布连接图B4用H型开路输出、无摞下拉输出奇别构成的分布连接电路图表B1电平表QA QB L 1 L II II L II II 根据表B1可以列出国趴在正逻辑和负逻辑约定的真值表表B20表B2真值表QA QB Q QA 。1 1 l 。l 1 l 。QB 。(a)正(b)负逻辑Q L II 11 II Q 。一-25一一SJ/T 10148.5 91 由表B2可以看出,用H型开路输出或者用无摞下拉输出构成的分布连接,在正逻辑约定时完成或功能;在负逻辑约定时完成与功t.lt:i。图B5(a)和
12、(b)分别示出了用以符号表示的H型开路输出和无源下拉输出在正逻辑约定时构成的分布且I:.JX0 QA QB IQA夺QB 二.10 Q=QA+QB 一一一QA。QB (a)用H型开路输出构成的分布10 A夺注1Q=QA+QB -QB夺(b)用无顿下拉输出构成的分布或连接图B5用以符号表示的H型开路输出、无下拉输出分别构成的分布或连接二.1=QA+QB 图B5(a)的分布连接需要外接元件(电阻),因此,要画出外接元件(电阻)。图B5(b)的分布连接,因为下拉电阻集成在电路内,故无需画出。附加说明:本标准由机械电子工业部电子标准化所提出并归口.本标准主要起草单位:15所、761厂、电子标准化所。本标准主要起草人:常振启、胡仁洋、李善贞、李尚0-26-一
copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1