ImageVerifierCode 换一换
格式:PPT , 页数:41 ,大小:1.65MB ,
资源ID:388718      下载积分:2000 积分
快捷下载
登录下载
邮箱/手机:
温馨提示:
如需开发票,请勿充值!快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝扫码支付 微信扫码支付   
注意:如需开发票,请勿充值!
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【http://www.mydoc123.com/d-388718.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(第七讲ASIC的可编程器件实现方法.ppt)为本站会员(testyield361)主动上传,麦多课文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知麦多课文库(发送邮件至master@mydoc123.com或直接QQ联系客服),我们立即给予删除!

第七讲ASIC的可编程器件实现方法.ppt

1、浙大微电子,1/40,第七讲 ASIC的可编程器件实现方法,浙大微电子 韩 雁 2013.4,浙大微电子,2/40,电路实现形式与成本的考量,对于数量较大的专用集成电路 采用版图设计的方法进行批量生产较为合理 全定制与标准单元法 均属于版图设计的方法 但当数量较小, 或仅是为某些样机研制样片 用现场可编程器件的方法来实现, 将是更合理的选择,浙大微电子,3/40,可编程器件与现场可编程器件,可编程器件家族 可编程只读存储器ROM系列 可编程逻辑器件PLD系列 规模和功能都上了一个档次的CPLD系列 现场可编程门阵列FPGA系列 可编程器件的编程方法 工厂的掩膜编程方法可编程ROM系列中的ROM

2、和可编程逻辑器件中的PLA 用户的现场编程方法 除上面两类的其它器件 用户现场编程方法有着十分明显的优越性, 具有十分强大的生命力和发展潜力。,浙大微电子,4/40,可编程器件与现场可编程器件,可编程器件家族 可编程只读存储器ROM系列 可编程逻辑器件PLD系列 规模和功能都上了一个档次的CPLD系列 现场可编程门阵列FPGA系列,浙大微电子,5/40,1、可编程只读存储器系列,ROM(Read Only Memory) PROM(Programmable ROM) EPROM(Erasable PROM ) EEPROM/E2PROM(Electrical EPROM ),浙大微电子,6/4

3、0,ROM (工厂掩膜编程),问题: 能读出0电平吗?,浙大微电子,7/40,PROM(用户现场编程),熔丝型PROM单元结构 结破坏型PROM单元结构,称为一次性可编程只读存储器,问题:会不会整个字节都被编程为“1”或“0”?如何避免?,浙大微电子,8/40,熔丝(Fuse)技术是用熔丝作为开关元件,这些开关元件在未编程时处于连通状态,加电编程时,在不需要连接处将熔丝熔断,最终形成的熔丝模式决定了整个器件的逻辑功能(前页左)。 2. 反熔丝(Anti-Fuse)技术也称熔通技术,这类器件是用逆熔丝作为开关元件。这些开关元件在未编程时处于开路状态,编程时,在需要连接处的开关元件两端加上编程电压

4、将其融通(前页右)。,几种编程技术,浙大微电子,9/40,EPROM (可擦除式现场编程),采用可逆工作机理的“浮栅”雪崩注入MOS电路,写入1: 衬底接地,D端加高压,雪崩击穿,隧道效应,浮栅积累正电荷,形成反型层沟道 读出:字线加高电平 擦除: 紫外光的照射可使浮栅上的电荷获得能量, 穿过绝缘层, 跑回衬底 称为光可擦除式(可多次进行),浮栅结构,写入前全0,问题: 位线应如何配合“1”的写入,浙大微电子,10/40,EEPROM (电可擦除式现场编程),叠栅结构, 写入前全1,写入0: 衬底接地, D端G端同时加高压,雪崩击穿,隧道效应,浮栅积累负电荷,阻碍反型层沟道的形成. 读出: D

5、端G端同时加高电平. 擦除: D端加高压, G加0V, 雪崩击穿发生, 正电荷注入浮栅中和负电荷, 存储单元由“0”变为“1”。 可多次进行,浙大微电子,11/40,Flesh Memory,浙大微电子,12/40,关于字线电压VG的产生电路,空载时本身消耗电流1uA (0消耗) 工作时消耗电流5mA 输出电压VG = 5-6V 建立时间20nS 在所有的PVT下,输出电压变化20mV 工艺角PVT包括SS,SF,FS,FF,TT 负载 电容3pF 本身工作电源电压Vcc=1.52.1V(1.8V士0.3V) 军品温度范围: -55C125C 电阻必须片内集成,浙大微电子,13/40,关于位线

6、电压VD的产生电路,在所有的PVT下,电荷泵输出为6.75V和1.6mA 工艺角PVT包括SS,SF,FS,FF,TT 负载 30pF 负载电流从100uA到1.6mA范围内,输出电压降低小于 150mV 电荷泵的功效要大于40% 由电荷泵构成的电压源的功效要大于 70% 本身工作电压Vcc=1.52.1V(1.8V士0.3V) 军品温度范围: -55C125C 输出电压纹波小于 +-50mv! 面积小于0.22mm2,浙大微电子,14/40,2、可编程逻辑器件 PLD,可编“与”逻辑、可编“或”逻辑的PLAProgrammable Logic Array 可编“与”逻辑、固定“或”逻辑的PA

7、LProgrammable Array Logic I/O端口亦可编程的GALGeneric Array Logic,浙大微电子,15/40,可编程器件与现场可编程器件,可编程器件家族 可编程只读存储器ROM系列 可编程逻辑器件PLD系列 PLA PAL GAL 规模和功能都上了一个档次的CPLD系列 现场可编程门阵列FPGA系列,浙大微电子,16/40,任何组合逻辑的功能最终都可以转化为“与”之“或”的逻辑表达形式F =ABC + BCD +AD 对栅极进行选择性开引线孔实际上就是对电路进行编程,PLA(工厂掩膜编程),与矩阵,或矩阵,浙大微电子,17/40,乘积项之和,浙大微电子,18/4

8、0,PAL(现场可编程),PAL是一种现场可编程的PLA参照PROM的现场可编程技术让设计者可自己“烧”逻辑(一次性器件)且只对“与”阵列编程,“或”阵列为固定的。,浙大微电子,19/40,GAL(现场可编程),电可擦除的PAL(参照EEPROM叠栅工艺)可多次使用。 输出端也设计成可编程的宏单元结构,通过对若干个变量的控制, 可将输出设置成 组合逻辑输出 时序逻辑输出 三态输出 双向输入/输出,浙大微电子,20/40,可编程器件与现场可编程器件,可编程器件家族 可编程只读存储器ROM系列 可编程逻辑器件PLD系列 规模和功能都上了一个档次的CPLD系列 现场可编程门阵列FPGA系列,浙大微电

9、子,21/40,3、CPLD,Complex Programmable Logic Device 复杂可编程逻辑器件 是FPGA的雏形 电路结构与FPGA类似,规模、资源比FPGA少 FPGA与CPLD的辨别主要是根据其结构特点和工作原理:以乘积项方式构成逻辑行为的器件称为CPLD以查表法方式构成逻辑行为的器件称为FPGA,浙大微电子,22/40,FPGA与CPLD的区别,浙大微电子,23/40,可编程器件与现场可编程器件,可编程器件家族 可编程只读存储器ROM系列 可编程逻辑器件PLD系列 规模和功能都上了一个档次的CPLD系列 现场可编程门阵列FPGA系列,浙大微电子,24/40,基本单元

10、由三类模块组成 CLB ( Configurable Logic Block), 实现各种逻辑操作,由组合逻辑部件、D触发器、多路选择器组成 开关矩阵( Switching Matrix ) ,完成复杂的内部连接,也叫PIR (Programmable Interconnect Resource) 输入/输出模块( I/O Block ),实现输入、输出、双向、延迟、三态等各种输入/输出功能,4、FGPA (现场可编程逻辑阵列),浙大微电子,25/40,CLB模块,主要组成部件: 逻辑函数发生器 触发器 数据选择器函数发生器基于查找表LUT单元,浙大微电子,26/40,SM模块,通过自动布线实

11、现各种电路的连接,PIR由许多金属线段构成,这些线段带有可编程开关,浙大微电子,27/40,I/0 Block,输入触发器 输入缓冲器 输出触发/锁存器 输出缓冲器 每个IOB控制一个引脚 它们可被配置为 输入 输出 双向 三态,浙大微电子,28/40,其它辅助元器件和连线,PIPs - Programmble Interconnect Points 可编程的内连点 BIBs - Bidirectional Interconnect Buffers双向内连缓冲器 VLL - Vertical Long Line 垂直长线, 在垂直方向起快速通道作用 HLL- Horizontal Long L

12、ine 水平长线, 在水平方向起快速通道作用 三态缓冲器( 3 - State Buffer) 全局网络( Global Net )等等,浙大微电子,29/40,FPGA 内部样貌,浙大微电子,30/40,FPGA产品,商品化的FPGA产品很多, 且各有特点: 由一块EPROM驱动, 所有的ASIC设计数据都写入EPROM而不是直接写入FPGA芯片。将这块EPROM与FPGA芯片相连, 工作时, 在通电的瞬间, 先由EPROM将其内部的设计数据灌入FPGA中的SRAM, 形成具体的工作电路配置, 完成ASIC的特定功能。断电后, SRAM上的这些数据自然丢失, 又变成一块通用的FPGA芯片,

13、可派作它用 一次性的, 将采用熔丝技术的PROM做在FPGA芯片内部, 工作时可不必额外拖带一块EPROM电路,浙大微电子,31/40,目前世界上有十几家生产CPLD/FPGA的公司,最大的四家是: ALTERA, XILINX, Lattice, Actel, 其中ALTERA和XILINX占有了60%以上的市场份额,FPGA生产厂商,浙大微电子,32/40,Altera的主流产品分为两大类 侧重低成本应用,容量中等,性能可以满足一般的逻辑设计要求,如Cyclone,Cyclone II,V 侧重于高性能应用,容量大,性能能满足各类高端应用,如Stratix,Stratix II等,用户可以

14、根据自己实际应用要求进行选择。开发软件为Quartus,ALTERA,浙大微电子,33/40,Altera Cyclone V: 2011年推出,28nm工艺, 1.1v内核供电,浙大微电子,34/40,Altera Stratix V: 2011年推出,28nm工艺, 0.85v内核供电,大容量高性能FPGA,浙大微电子,35/40,ALM和LE,ALM由组合逻辑、两个寄存器和两个加法器构成 组合部分含8个输入,包括一个查找表(LUT),使用Altera的专利LUT技术,查找表可以在两个自适应LUT (ALUT)之间进行划分。一个完整的ALM可实现一个任意6输入功能,但是由于组合逻辑模块有8

15、个输入,因此,一个ALM可以实现两个功能的各种组合。一个等效逻辑单元LE 基本上可以看成由一个小型的LUT ,一个D触发器和一个2to1选择器,浙大微电子,36/40,Xilinx的主流产品分为两大类 侧重低成本应用,容量中等,性能可以满足一般的逻辑设计要求,如Spartan系列; 侧重于高性能应用,容量大,性能能满足各类高端应用,如Virtex系列开发软件为ISE,Xilinx,浙大微电子,37/40,Xilinx Spartan-6: 2009年初推出,45nm工艺,面向低成本、低功耗应用DSP块内含18x18乘法器、加法器、累加器各1个,浙大微电子,38/40,Xilinx Virtex

16、-6: 2009年初推出,45nm工艺,面向高性能应用,浙大微电子,39/40,具有比6系列更高的性价比,即将量产。ARTIX-7 系列:最低成本与功耗 KINTEX-7 系列:最佳性价比 VIRTEX-7 系列:最高带宽和系统性能,Xilinx - 7系列: 2011年推出,28nm工艺,浙大微电子,40/40,The End,浙大微电子,41/40,2012毕设题目,德国博世公司(上海)电流检测电路芯片设计(IC) 台湾旺宏公司(苏州)IC输出缓冲器(IC) 北京交大微联公司(杭州)高铁LEU (轨旁电子单元) 设计(FPGA) 杭州镭星科技有限公司图像采集卡(FPGA) 浙江省能源公司太阳能电池巡检与清洁技术(单片机),

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1