1、注册电气工程师发输变电基础考试(数字电子技术)历年真题试卷汇编 1 及答案与解析一、单项选择题1 (2005)将十进制数 24 转换为二进制数,结果为( )。(A)10100(B) 10010(C) 11000(D)1001002 (2009)(1000)8421BCD+(0110)8421BCD 应为( )。(A)(14) 。(B) (14)H(C) (10100)8421BCD(D)(1110) 8421BCD3 (2007)若干个三态逻辑门的输出端连接在一起,能实现的逻辑功能是( )。(A)线与(B)无法确定(C)数据驱动(D)分时传送数据4 (2011)下列逻辑关系中,不正确的项为(
2、) 。(A)(B)(C)(D)5 (2005)数字系统中,有三种最基本的逻辑关系,这些逻辑关系的常用表达式为( )。(A)真值表(B)逻辑式(C)符号图(D)A、B 和 C6 (2008)一组合电路,A 、B 是输入端,L 是输出端,输入、输出波形如图 333 所示,则 L 的逻辑表达式是 ( )。(A)(B)(C)(D)7 (2009)函数 的最简与或式为( )。(A)(B)(C) A+BC(D)8 (2010)逻辑函数 L=(0,1,2,3,4,6,8,9,10,11,12,14) 的最简与一或式为( )。(A)(B)(C)(D)9 (2009)图 335 所示电路实现( )的逻辑功能。(
3、A)两变量与非(B)两变量或非(C)两变量与(D)两变量异或10 (2010)图 336 所示电路能实现( )的逻辑功能。(A)二变量异或(B)两变量与非(C)两变量或非(D)二变量与11 (2007)用卡诺图简化具有无关项的逻辑函数时,若用圈“1”法,在包围圈内的和包围圈外的分别按( ) 处理。(A)1、1(B) 1、0(C) 0、0(D)无法确定12 (2008)已知逻辑函数 的简化表达式为 ,该函数至少有( )无关项。(A)1 个(B) 2 个(C) 3 个(D)4 个13 (2011)已知用卡诺图化简逻辑函数 的结果是 ,那么,该逻辑函数的无关项至少有( )。(A)2 个(B) 3 个
4、(C) 4 个(D)5 个14 (2005、2009)一个具有 13 位地址输入和 8 位 IO 端的存储器,其存储容量为( )。(A)8k8(B) 138k(C) 13k8(D)64000 位15 (2007)要用 2564 的 RAM 扩展成 4k8RAM,需选用此种 2564RAM 的片数为( )。(A)8(B) 16(C) 32(D)6416 (2010)要扩展成 8k8RAM,需选用此种 5124 的 RAM 的数量为( )。(A)8 片(B) 16 片(C) 32 片(D)64 片17 (2011)要获得 32k8RAM,需要用 4k4 的 RAM 的片数为( )。(A)8(B)
5、16(C) 32(D)6418 (2005)逻辑电路如图 3412 所示,其逻辑功能的正确描述为( ) 。(A)裁判功能,且 A 为主线(B)三变量表决功能(C)当 A=1 时,B 或 C 为 1,输出为 1(D)当 C=1 时,A 或 B 为 1,输出为 119 (2008)电路如图 34 一 13 所示,该电路能实现的功能是( ) 。(A)减法器(B)加法器(C)比较器(D)译码器20 (2011)电路如图34-14 所示,该电路完成的功能是( )。(A)8 位并行加法器(B) 8 位串行加法器(C) 4 位并行加法器(D)4 位串行加法器21 (2005)某时序电路的状态图如图 3620
6、 所示,说明其为( ) 。(A)五进制计数器(B)六进制计数器(C)环形计数器(D)移位寄存器22 (2007)n 位寄存器组成的环形移位寄存器可以构成( )计数器。(A)n(B) 2n(C) 4n(D)无法确定23 (2007)某时序电路如图 3621 所示,其中 RA、R B 和 Rs 均为 8 位移位寄存器,其余电路分别为全加器和 D 触发器,则该电路具有( )。(A)实现两组 8 位二进制串行乘法功能(B)实现两组 8 位二进制串行除法功能(C)实现两组 8 位二进制串行加法功能(D)实现两组 8 位二进制串行减法功能24 (2008)计数器 74LS161 构成电路如图 3622 所
7、示,74LS161 的功能见表363。该电路的逻辑功能是( )。(A)同步 196 进制计数器(B)同步 195 进制计数器(C)同步 200 进制计数器(D)同步 256 进制计数器25 (2009)同步十进制加法器 74162 构成的电路如图 3623 所示,74162 的功能表如表 365 所示,该电路可完成的功能为( ) 。 (A)40 分频(B) 60 分频(C) 80 分频(D)100 分频26 (2010)全同步 16 进制加法集成计数器 74163 构成的电路如图 3624 所示。74163 的功能表如表 366 所示。该电路完成的功能为( )。 (A)256 分频(B) 24
8、0 分频(C) 208 分频(D)200 分频27 (2011)74LS16l的功能如表 367 所示。图 3625 所示电路的分频比(即 Y 与 CP 的频率之比)为( )。 (A)1:63(B) 1:60(C) 1:96(D)1:25628 (2006)能提高计时精度的元件是( ) 。(A)施密特(B)双稳态(C)单稳态(D)多谐振荡器29 (2007)由 555 定时器构成的多谐振荡器如图 37 一 19 所示,已知R1=33k,R 2=27k,C=0083F,V cc=15V。图 3719 所示电路的振荡频率f0 约为 ( )。(A)286Hz(B) 200Hz(C) 127Hz(D)
9、140Hz30 (2010)图 3720 所示电路为用 555 定时器组成的开机延时电路。若给定 C=25F,R=91k,V CC=12V,常闭开关 S 断开后经过延时时间为( ) ,u 0 才能跳变为高电平。(A)159s(B) 25s(C) 182s(D)2275s31 (2005)与逐次渐进 ADC 比较,双积分 ADC 的特点为( )。(A)转换速度快,抗干扰能力强(B)转换速度慢,抗干扰能力强(C)转换速度高,抗干扰能力差(D)转换速度低,抗干扰能力差32 (2008、2009)一片 12 位 ADC 的最小分辨电压为 12mV,采用四舍五入的量化方法,若输入电压为 4387V,则输
10、出数字量为 ( )。(A)E47H(B) E48H(C) E49H(D)E50H33 (2010)若一个 8 位 ADC 的最小量化电压为 196mV,当输入电压为 40V 时,输出数字量为( ) 。(A)(11001001)B(B) (11001000)S(C) (10001100)B(D)(11001100)B34 (2011)如图 38-4 所示电路是用 DA 转换器和运算放大器组成的可变增益放大器,DAC 的输出 u=一 DnUREF255,它的电压放大倍数 Av=uou 1 可由输入数字量 Dn 来设定。当 Dn 取(01) H 和(EF) H 时,A v分别为( ) 。(A)1,2
11、56(B) 1,255(C) 256,1(D)255,1注册电气工程师发输变电基础考试(数字电子技术)历年真题试卷汇编 1 答案与解析一、单项选择题1 【正确答案】 C【试题解析】 按除以 2 取余法计算。【知识模块】 数字电子技术2 【正确答案】 D【试题解析】 (1000) 8421BCD=(8)10,(0110) 8421BCD=(6)10(1000)8421BCD+(0110)8421BCD=(14)10=(1110)8421BCD【知识模块】 数字电子技术3 【正确答案】 D【试题解析】 将若干个三态逻辑门的输出端连接在一起组成单向总线,可实现信号的分时传送,如图 322(a)所示。
12、【知识模块】 数字电子技术4 【正确答案】 C【试题解析】 (1)(2)(3) 不正确。【知识模块】 数字电子技术5 【正确答案】 D【试题解析】 一个逻辑函数有 5 种表示方法:逻辑函数式、逻辑真值表、逻辑图、波形图和卡诺图。【知识模块】 数字电子技术6 【正确答案】 D【试题解析】 根据波形图 333,列出其真值表见表 332。根据真值表可知该逻辑函数实现的是异或功能。【知识模块】 数字电子技术7 【正确答案】 D【试题解析】 先根据逻辑函数的基本规律进行化简。将上面的逻辑关系表达式写出其真值表如图 334 所示。根据真值表化简得:【知识模块】 数字电子技术8 【正确答案】 B【试题解析】
13、 【知识模块】 数字电子技术9 【正确答案】 C【试题解析】 【知识模块】 数字电子技术10 【正确答案】 A【试题解析】 【知识模块】 数字电子技术11 【正确答案】 B【试题解析】 无关项:函数可以为 0,也可以为 1,或不会出现的变量取值所对应的最小项称为随意项,也叫做约束项或无关项。无关项与所讨论的逻辑函数没有关系,无关项用字母 d 或 D 和相应的下标表示,卡诺图中,无关项方格里用或 表示。该题中的圈“1”法,在包围圈内的为 1,包围圈外的 为 0。【知识模块】 数字电子技术12 【正确答案】 C【试题解析】 的真值表如图337 所示。 的真值表如图 338 所示。因此,无关项有 3
14、 项。【知识模块】 数字电子技术13 【正确答案】 A【试题解析】 的真值表如图 339 所示。 的真值表如图 3-310 所示。因此,无关项有 2 项。【知识模块】 数字电子技术14 【正确答案】 A【试题解析】 存储器地址码总数为 213=8192=81024=8k 存储单元位数:8 位。存储容量=存储器地址码总数存储单元位数=8k8。【知识模块】 数字电子技术15 【正确答案】 C【试题解析】 需用片数【知识模块】 数字电子技术16 【正确答案】 C【知识模块】 数字电子技术17 【正确答案】 B【知识模块】 数字电子技术18 【正确答案】 B【试题解析】 第一步:由逻辑图可以写输出 L
15、 的逻辑表达式为:第二步:可变换为:L=AB+BC+AC 第三步:列出真值表,见表347。第四步:确定电路的逻辑功能。由真值表可知,三个变量输入 A、B 、C 只有两个及两个以上变量取值为 1 时,输出才为 1。可见电路可实现多数表决逻辑功能。【知识模块】 数字电子技术19 【正确答案】 C【试题解析】 根据图 34 一 13 所示电路可得:根据输出表达式列出其真值表,见表348。从真值表可以看出,A=B 时,Y 2=1;AB 时;Y 1 B 时,Y 3=1。该结构实现了比较器的功能。【知识模块】 数字电子技术20 【正确答案】 D【试题解析】 若两个移位寄存器中的原始数据分别为A3A2A1A
16、10=1001,B 3B2B1B0=0011,经过四个时钟信号作用以后,两个寄存器里的数据分别为:A 3A2A1A0=1100,B 3B2B1B0=0000 这是一个四位串行加法计数器。【知识模块】 数字电子技术21 【正确答案】 A【试题解析】 从图 3620 可见有 000001 共 5 个状态,001 状态时,电路输出为 1,其余状态时输出为 0。因此为五进制计数器。【知识模块】 数字电子技术22 【正确答案】 A【试题解析】 N 位移位寄存器可以计 N 个数,实现模 N 计数器,且状态为 1 的输出端的序号即代表收到的计数脉冲的个数,通常不需要任何译码电路。【知识模块】 数字电子技术2
17、3 【正确答案】 C【试题解析】 实现了两组 8 位二进制串行加法功能。【知识模块】 数字电子技术24 【正确答案】 D【试题解析】 实现了同步 256 进制计数器。【知识模块】 数字电子技术25 【正确答案】 C【试题解析】 根据表 365 可知,74162 十进制同步计数器(同步清零)。从图3623 可得:第一片 74LSl62(1)为十进制计数器,其进位输出 C 输出高电平 1时,对 进行清零,所以 74LS161(1)计数有 00001001 共 10 个状态,为 10 进制计数器。当 Q3=1 时,第二片 74LSl62(2)对 进行置数时置入 0011,所以74LSl61(2)计数
18、有 00111000 共 8 个状态,为八进制计数器。两级串联构成 80 进制计数器,因此进位输出 Y 的频率为 CP 频率的 180。实现了 80 分频功能。【知识模块】 数字电子技术26 【正确答案】 C【试题解析】 根据表 366 可知,4 位二进制同步加法计数器 74163 具有同步清零功能。同步清零至当清零端接上清零信号后,计数时钟脉冲的上升沿或者下降沿到来后,计数器才会清零。从图 3624 可以看出,第一片 74163 接成 16 进制计数器,第二片 74163 对 进行置数时置入 0011,所以第二片 74163 计数有001l1111,共 13 个状态,为 13 进制计数器;两
19、片串接组成 208 进制计数器。因此进位输出 F 的频率为 CP 频率的 1208。实现 208 分频。【知识模块】 数字电子技术27 【正确答案】 A【试题解析】 根据表 367 和图 3625 可得:当 74LSl6l(1)的进位输出 C 输出高电平 1 时,对 进行置数,置入 1001,所以 74LS161(1)计数有 100l111l共 7 个状态,为七进制计数器;当 74LSl61(2)对 LD 进行置数时置入 0111,所以74LSl61(2)计数有 01111111 共 9 个状态,为九进制计数器;两级串联构成 63 进制计数器,因此进位输出 Y 的频率为 CP 频率的 163。
20、【知识模块】 数字电子技术28 【正确答案】 D【试题解析】 振荡器是数字钟的核心。振荡器的稳定度和振荡频率的精确度决定了数字钟的计时精度。振荡器的频率越高,计时精度越高。【知识模块】 数字电子技术29 【正确答案】 B【试题解析】 多谐振荡电路的振荡周期 T=(R1+2R2)Cln207(R 1+2R2)C 电路振荡频率:【知识模块】 数字电子技术30 【正确答案】 B【试题解析】 延时时间等于从开关 S 断开瞬间电阻 R 上的电压 UR=VCC 降至的时间,即【知识模块】 数字电子技术31 【正确答案】 B【试题解析】 双积分 ADC 与逐次比较 ADC 相比,转换速度慢,抗干扰能力强。【知识模块】 数字电子技术32 【正确答案】 B【试题解析】 【知识模块】 数字电子技术33 【正确答案】 D【试题解析】 输出数字量【知识模块】 数字电子技术34 【正确答案】 D【试题解析】 运放 A1:u A1+=uA1-u=u 1一 DREF255=u 1 运放 A2:u 2+=uA2-=0, uo=一 UREF 电压放大倍数: 当输入数字量 Dn=(01)H时, 当输入数字量 Dn=(EF)H 时,【知识模块】 数字电子技术
copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1