ImageVerifierCode 换一换
格式:PDF , 页数:14 ,大小:150.48KB ,
资源ID:804296      下载积分:10000 积分
快捷下载
登录下载
邮箱/手机:
温馨提示:
如需开发票,请勿充值!快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝扫码支付 微信扫码支付   
注意:如需开发票,请勿充值!
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【http://www.mydoc123.com/d-804296.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(ITU-T V 27 BIS FRENCH-1988 4800 2400 BITS PER SECOND MODEM WITH AUTOMATIC EQUALIZER STANDARDIZED FOR USE ON LEASED TELEPHONE-TYPE CIRCUITS《用于租用电话型电路上的4800 2400 bit s的自动均衡器的标准化调制解调器.pdf)为本站会员(赵齐羽)主动上传,麦多课文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知麦多课文库(发送邮件至master@mydoc123.com或直接QQ联系客服),我们立即给予删除!

ITU-T V 27 BIS FRENCH-1988 4800 2400 BITS PER SECOND MODEM WITH AUTOMATIC EQUALIZER STANDARDIZED FOR USE ON LEASED TELEPHONE-TYPE CIRCUITS《用于租用电话型电路上的4800 2400 bit s的自动均衡器的标准化调制解调器.pdf

1、UNION INTERNATIONALE DES TLCOMMUNICATIONS5)4 4 V. BISSECTEUR DE LA NORMALISATIONDES TLCOMMUNICATIONSDE LUIT#/-5.)#!4)/.3 $% $/ %3352 ,% 2 3%!5 4 , 0(/.)15%-/$%- ./2-!,)3 BIT S !6%#!,)3!4)/. !54/-!4)15% $%34). !58#)2#5)43 ,/5 3 $% 490% 4 , 0(/.)15%2ECOMMANDATION 5)4 4c0 6 BIS(Extrait du ,IVRE “LEU)NO

2、TES1 La Recommandation V.27 bis de l UIT-T a t publie dans le fascicule VIII.1 du Livre Bleu. Ce fichier est unextrait du Livre Bleu. La prsentation peut en tre lgrement diffrente, mais le contenu est identique celui du Livre Bleuet les conditions en matire de droits dauteur restent inchanges (voir

3、plus loin).2 Dans la prsente Recommandation, le terme Administration dsigne indiffremment une administration detlcommunication ou une exploitation reconnue. UIT 1988, 1993Droits de reproduction rservs. Aucune partie de cette publication ne peut tre reproduite ni utilise sous quelque formeque ce soit

4、 et par aucun procd, lectronique ou mcanique, y compris la photocopie et les microfilms, sans laccord crit delUIT.Fascicule VIII.1 - Rec. V.27 bis 1Recommandation V.27 bisFascicule VIII.1 - Rec. V.27 bisMODEM NORMALIS 4800/2400 bit/s AVEC GALISATION AUTOMATIQUEDESTIN AUX CIRCUITS LOUS DE TYPE TLPHON

5、IQUE(Genve, 1976; modifie Genve, 1980et Malaga-Torremolinos, 1984)IntroductionCe modem est destin la transmission de donnes sur des circuits lous quelconques du rseau public, qui nesont pas ncessairement conformes aux spcifications de la Recommandation M.1020 1. Une squence de dmarragerapide a t prv

6、ue pour permettre lutilisation de ce modem pour lexploitation multipoints avec appels slectifs, lorsqueles circuits utiliss sont conformes aux spcifications de la Recommandation M.1020.Sur les circuits lous, tant donn quil existe et que lon crera encore de nombreux modems dont lescaractristiques rpo

7、ndent aux besoins des Administrations et des usagers, la prsente Recommandation ne restreint enaucune faon lutilisation dautres modems. La prsente Recommandation ne supprime pas la ncessit de prvoir desmodems galisation manuelle conformes la Recommandation V.27, ni la possibilit dutiliser dautres mo

8、dems 4800 bit/s avec galisation automatique.Les dispositions de la prsente Recommandation doivent tre considres comme provisoires, le but recherchtant de permettre que le service soit assur l o les besoins sont les plus urgents et sur les relations o il y a lieu desattendre quil puisse tre satisfais

9、ant.1 Caractristiques principalesLes caractristiques principales du modem dfini dans la prsente Recommandation sont trs proches de cellesdun modem conforme la Recommandation V.27, sauf en ce qui concerne le type dgaliseur:a) fonctionnement en mode duplex ou semi-duplex sur des circuits lous quatre f

10、ils ou en mode semi-duplexsur des circuits lous deux fils;b) au fonctionnement 4800 bit/s, modulation de phase diffrentielle octovalente dfinie dans laRecommandation V.27;c) possibilit de fonctionner au dbit rduit de 2400 bit/s avec modulation de phase diffrentielle quadrivalentedfinie dans la Recom

11、mandation V.26, solution A;d) inclusion possible dune voie de retour (de contrle) dont la rapidit de modulation est infrieure ou gale 75 bauds dans chaque sens de transmission, lexistence et lutilisation de cette voie tant facultatives;e) inclusion dun galiseur auto-adaptatif ayant une squence de dm

12、arrage spcifique pour les lignesconformes la Recommandation M.1020 1 et une squence de dmarrage avec inversions de phase pourles lignes de qualit nettement infrieure.2 Signaux transmis en ligne 4800 et 2400 bit/s2.1 Frquence porteuseLa frquence porteuse doit tre de 1800 1 Hz. Aucune frquence pilote

13、distincte nest prvue. Les niveaux depuissance utiliss doivent tre conformes aux spcifications de la Recommandation V.2.2.1.1 Spectre 4800 bit/sLe spectre dnergie sera en cosinus surlev 50% avec quirpartition entre le rcepteur et lmetteur. Parrapport la densit maximale dnergie entre 1000 et 2600 Hz,

14、la densit dnergie 1000 Hz et 2600 Hz subira unaffaiblissement de 3 2 dB.2 Fascicule VIII.1 - Rec. V.27 bis2.1.2 Spectre 2400 bit/sLe spectre dnergie minimal sera en cosinus surlev 50% avec quirpartition entre le rcepteur et lmetteur.Par rapport la densit maximale dnergie entre 1200 et 2400 Hz, la de

15、nsit dnergie 1200 Hz et 2400 Hz subira unaffaiblissement de 3 2 dB.2.2 Rpartition de la puissance entre les voies daller et de retourEn cas de transmission simultane pour la voie daller et pour la voie de retour dans le mme sens detransmission, le niveau de puissance de la voie de retour sera infrie

16、ur de 6 dB celui de la voie daller (de transmissionde donnes).2.3 Fonctionnement 4800 bit/s2.3.1 Dbit binaire et rapidit de modulationLe dbit binaire sera de 4800 bit/s 0,01%, et la rapidit de modulation sera de 1600 bauds 0,01%.2.3.2 Codage des bits de donnesLe train de donnes transmettre est divis

17、 en groupes de trois bits conscutifs (tribits). Chaque tribit est codsous la forme dun changement de phase par rapport la phase du tribit qui le prcde et constitue un lment de signal(voir le tableau 1/V.27 bis). Au rcepteur, les tribits sont dcods et les bits sont remis dans leur ordre correct. Le c

18、hiffrede gauche du tribit est celui qui se prsente le premier dans le train de donnes, lorsquil entre dans la partie modulateurdu modem, en aval de lembrouilleur.TABLEAU 1/V.27 bisTribitChangement dephase(voir la remarque)00001111001111001001100104590135180225270315Remarque Le changement de phase es

19、t le dcalage de phaserel en ligne dans la rgion de transition du signal situe entre lemilieu dun lment de signal et le milieu de llment suivant.2.4 Fonctionnement 2400 bit/s2.4.1 Dbit binaire et rapidit de modulationLe dbit binaire sera de 2400 bit/s 0,01%, et la rapidit de modulation sera de 1200 b

20、auds 0,01%.2.4.2 Codage des bits de donnesAu dbit de 2400 bit/s, le train de donnes est divis en groupes de deux bits (dibits). Chaque dibit est cod sousla forme dun changement de phase par rapport la phase du dibit qui le prcde immdiatement (voir letableau 2/V.27 bis). Au rcepteur, les dibits sont

21、dcods et remis dans leur ordre correct. Le chiffre de gauche du dibitest celui qui se prsente le premier dans le train de donnes lorsquil entre dans la partie modulateur du modem, en avalde lembrouilleur.Fascicule VIII.1 - Rec. V.27 bis 3TABLEAU 2/V.27 bisDibit Changement de phase (voir la remarque)

22、00011110090180270Remarque Le changement de phase est le dcalage de phaserel en ligne dans la rgion de transition du signal situe entre lemilieu dun lment de signal et le milieu de llment suivant.2.5 Squences de fonctionnement2.5.1 Squence de passage ltat FERMPendant la dure de lintervalle entre les

23、passages des circuits 105 et 106 de ltat OUVERT ltat FERM, dessignaux de synchronisation doivent pour conditionner correctement le modem de rception tre engendrs par lemodem dmission. Ces signaux ont pour but dassurer la dtection de la porteuse, la commande automatique de gain sincessaire, la synchr

24、onisation de base de temps, la convergence de lgaliseur et la synchronisation du dsembrouilleur.Deux squences sont dfinies:a) une squence courte pour les circuits quatre fils conformes la Recommandation M.1020 1;b) une squence longue pour les circuits quatre fils dont la qualit de fonctionnement est

25、 nettement moinsbonne que celle que prvoit la Recommandation M.1020 1 et pour les circuits deux fils.Pour les deux dbits, les squences sont divises en trois segments, comme indiqu dans le tableau 3/V.27 bis.TABLEAU 3/V.27 bisSegment 1 Segment 2 Segment 3 Total des segments 1, 2 et 3Type de signal en

26、 ligneInversionscontinuelles deSquence deconditionnementde lgaliseur avecEmissioncontinuelle deDure totale de la squencede passage ltat FERMphase de 180 inversions dephase (0 180)“1“ embrouills4800 bit/s 2400 bit/sNombre dintervallesunitaires (SI)a)a) 14 SIb) 50 SIa) 58 SIb) 1074 SI8 SIa) 50 msb) 70

27、8 msa) 67 msb) 943 msa)SI = Intervalles unitaires du dibit ou tribit. Les dures des segments 1, 2 et 3 sont exprimes en nombredintervalles unitaires (SI), ces valeurs sont les mmes dans le mode de repli.2.5.1.1 Le segment 1 se compose dinversions de phase continuelles de 180 pendant 14 intervalles u

28、nitaires (SI) dans lecas de la squence a) et de 50 intervalles unitaires (SI) dans celui de la squence b).4 Fascicule VIII.1 - Rec. V.27 bis2.5.1.2 Le segment 2 se compose dun schma de conditionnement dgaliseur; il sagit dune squence dduite dunesquence pseudo-alatoire engendre par le polynme:1 + x6+

29、 x72.5.1.2.1 Pour le fonctionnement 4800 bit/s, on obtient le schma de conditionnement de lgaliseur en utilisantchaque troisime bit de la squence pseudo-alatoire dfinie au 2.5.1.2. Lorsque la squence ainsi obtenue contient unZERO, la transmission seffectue avec un changement de phase nul; lorsquelle

30、 contient un UN, la transmission seffectueavec un changement de phase de 180. Le segment 2 commence par la squence 0, 180, 180, 180, 180, 180, 0, .,selon la squence obtenue; il se poursuit pendant 58 intervalles unitaires (SI) dans le cas de la squence a)et 1074 intervalles unitaires (SI) avec la sq

31、uence b). Lappendice I la prsente Recommandation donne un exempledtaill de gnration de squence.2.5.1.2.2 Sur les circuits lous compte tenu du fait quil existe des modems qui fonctionnent conformmentau 2.5.1.2.1 4800 bit/s, mais qui diffrent quant leurs squences de passage ltat FERM 2400 bit/s on dfi

32、nitles deux variantes pour les schmas de conditionnement de lgaliseur:i) dans la premire variante, le schma de conditionnement est identique celui dfini au 2.5.1.2.1;ii) dans la seconde variante, on obtient le schma de conditionnement en utilisant un bit sur deux de la squencepseudo-alatoire dfinie

33、au 2.5.1.2. Lorsque la squence obtenue contient un ZRO, la transmissionseffectue avec un changement de phase nul; lorsquelle contient un UN, la transmission seffectue avec unchangement de phase de 180. Le segment 2 commence par la squence 0, 180, 0, 180, 180, 0,180, ., selon la squence obtenue; il s

34、e poursuit pendant 58 intervalles unitaires (SI) dans le cas de lasquence a) et 1074 intervalles unitaires (SI) avec la squence b).2.5.1.3 Le segment 3 commence la transmission selon le codage dcrit aux 2.3 et 2.4 avec application continuelle deltat 1 lentre de lembrouilleur de donnes. Le segment 3

35、se compose de 8 intervalles unitaires (SI). A la fin de cesegment, le circuit 106 passe ltat FERM et les donnes de lutilisateur sont appliques lentre de lembrouilleur dedonnes.2.5.1.4 Le tableau 4/V.27 bis indique les squences de changement de phase pour les segments 2 et 3, 4800 bit/set 2400 bit/s.

36、TABLEAU 4/V.27 bisa)DbitbinaireSegment 2 Segment 34800 bit/s Changement dephasePSAb)0 180 180 180 180 180 0180 180 0 0011 101 101 100 100 101 001.110 100 010 001270 225 315 90 45 45 180 180100 110 101 010 000 000 111 1112400 bit/svariante i)Changement dephasePSAb)0 180 180 180 180 180 0.180 180 0 00

37、11 101 101 100 100 101 001110 100 010 001270 90 270 270 270 270 0 010 01 10 10 10 10 00 002400 bit/svariante ii)Changement dephasePSAb)0 180 0 180 180 0 180180 0 180 180 180 001 11 01 10 11 00 10.10 00 10 10 11 000 90 90 180 270 0 180 27000 01 01 11 10 00 11 10Dure 58 ou 1074 SI fiLes PSA et les squ

38、ences unitaires initiales etfinales sont les mmes pour les deux dures) 8 SI fia)La remarque figurant la fin de lappendice I explique de quelle faon les variantes de squences pour les segments 2 et 3 peuventtre produites.b)PSA dsigne la squence pseudo-alatoire dfinie au 2.5.1.2. Les bits souligns dte

39、rminent les changements de phase.Fascicule VIII.1 - Rec. V.27 bis 52.5.2 Squence de passage ltat OUVERTLe signal en ligne mis aprs le passage du circuit 105 de ltat FERM ltat OUVERT est divis endeux segments, comme indiqu dans le tableau 5/V.27 bis.TABLEAU 5/V.27 bisSegment A Segment BDure totale de

40、ssegments A et BType de signal en ligneDonnes restantes suiviesde “1“ mis continuellementet embrouillsAucune nergie transmiseDure totale du passage ltat OUVERTDure 5 10 ms 20 ms 25 30 msSil se produit un passage de ltat OUVERT ltat FERM du circuit 105 pendant la squence de passage ltat OUVERT, il ne

41、n sera pas tenu compte jusqu la fin de cette squence.De plus, on a la condition suivante dans le cas de lexploitation semi-duplex sur circuit deux fils: si lecircuit 105 passe ltat FERM pendant la rception du segment A de la squence de passage ltat OUVERT,lmission de la squence de passage ltat FERM

42、peut, titre facultatif, commencer dans un dlai maximal infrieur 20 ms aprs la fin de la rception du segment A.3 Tolrance sur la frquence du signal reuEtant donn que la tolrance sur la frquence porteuse de lmetteur est de 1 Hz et en admettant une drivemaximale de 6 Hz sur la connexion entre modems, l

43、e rcepteur doit pouvoir accepter des erreurs dau moins 7 Hz surles frquences reues.4 Voie de retourLa rapidit de modulation, les frquences caractristiques, les tolrances, etc., sont celles que recommande laRecommandation V.23 pour la voie de retour. Cela nexclut pas lutilisation dune voie de retour

44、plus rapide pouvantfonctionner 75 bauds et plus, et dont les frquences caractristiques sont les mmes que celles de la voie de retour de laRecommandation V.23.5 Circuits de jonction5.1 Liste des circuits de jonction essentiels (voir le tableau 6/V.27 bis)5.2 Temps de rponse des circuits 106, 109, 121

45、 et 122 (voir le tableau 7/V.27 bis)5.2.1 Circuit 109Le circuit 109 doit passer ltat FERM lorsque la synchronisation est acheve et avant lapparition des donnesde lusager sur le circuit 104.5.2.2 Circuit 106Les temps de rponse du circuit 106 sont dfinis comme les dures qui scoulent entre linstant o l

46、tat FERMou ltat OUVERT apparat sur le circuit 105 et linstant o ltat FERM ou ltat OUVERT correspondant apparat surle circuit 106.6 Fascicule VIII.1 - Rec. V.27 bisTABLEAU 6/V.27 bisCircuit de jonctionVoie (de donnes) dallersemi-duplex ou duplex(voir la remarque)N Dsignation Sans voiede retourAvec vo

47、iede retour102103104105106107108/1109111113114115118119120121122Terre de signalisation ou retour commun Emission des donnes .Rception des donnes Demande pour mettre Prt mettre Poste de donnes prt Connectez le poste de donnes sur la ligne .Dtecteur de signaux reus sur la voie de donnes Slecteur du dbit binaire (origine ETTD) Base

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1