【计算机类职业资格】多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)及答案解析.doc

上传人:eveningprove235 文档编号:1335347 上传时间:2019-10-17 格式:DOC 页数:34 大小:135.50KB
下载 相关 举报
【计算机类职业资格】多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)及答案解析.doc_第1页
第1页 / 共34页
【计算机类职业资格】多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)及答案解析.doc_第2页
第2页 / 共34页
【计算机类职业资格】多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)及答案解析.doc_第3页
第3页 / 共34页
【计算机类职业资格】多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)及答案解析.doc_第4页
第4页 / 共34页
【计算机类职业资格】多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)及答案解析.doc_第5页
第5页 / 共34页
点击查看更多>>
资源描述

1、多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)及答案解析(总分:75.00,做题时间:90 分钟)一、单项选择题(总题数:53,分数:75.00)1.将某 ASCII 字符采用偶校验编码(7 位字符编码+1 位校验码)发送给接收方,在接收方收到的 8 位数据中,若_,则能确定传输过程中发生错误。A1 的个数为奇数 B1 的个数为偶数C最低位为 1 D最高位为 1(分数:1.00)A.B.C.D.2.十六进制数 CC 所对应的八进制数为_。A314 B630 C1414 D3030(分数:1.00)A.B.C.D.3.与 A+ (分数:1.00)A.B.C.D.

2、4.原码表示法和补码表示法是计算机中用于表示数据的两种编码方法,在计算机系统中常采用补码来表示和运算数据,原因是采用补码可以_。A保证运算过程与手工运算方法保持一致B简化计算机运算部件的设计C提高数据的运算速度D提高数据的运算精度(分数:1.00)A.B.C.D.5.计算机中的浮点数由三部分组成:符号位 S、指数部分 E(称为阶码)和尾数部分 M。在总长度固定的情况下,增加 E 的位数、减少 M 的位数可以_。A扩大可表示的数的范围同时降低精度B扩大可表示的数的范围同时提高精度C减小可表示的数的范围同时降低精度D减小可表示的数的范围同时提高精度(分数:1.00)A.B.C.D.6.某机器的字长

3、为 8,符号位占 1 位,数据位占 7 位,采用补码表示时的最小整数为_。A-2 8 B-2 7 C-2 7+1 D-2 8+1(分数:1.00)A.B.C.D.7.在 IEEE 754 浮点表示法中,阶码采用_表示。A原码 B反码 C补码 D移码(分数:1.00)A.B.C.D.8.在计算机中,_。A指令和数据都采用十进制存储B指令和数据都采用二进制存储C指令用十进制存储,数据采用二进制存储D指令用二进制存储,数据采用十进制存储(分数:1.00)A.B.C.D.9.以下关于奇偶校验的叙述中,正确的是_。A奇校验能够检测出信息传输过程中所有出错的信息位B偶校验能够检测出信息传输过程中所有出错的

4、信息位C奇校验能够检测出信息传输过程中一位数据出错的情况,但不能检测出是哪一位出错D偶校验能够检测出信息传输过程中两位数据出错的情况,但不能检测出是哪两位出错(分数:1.00)A.B.C.D.若用 8 位机器码表示十进制整数-127,则其原码表示为_,补码表示为_。(分数:2.00)(1).A10000000 B11111111 C10111111 D11111110(分数:1.00)A.B.C.D.(2).A10000001 B11111111 C10111110 D11111110(分数:1.00)A.B.C.D.10.要判断 16 位二进制整数 x 的低三位是否全为 0,则令其与十六进制

5、数 0007 进行运算,然后判断运算结果是否等于 0。A逻辑与 B逻辑或 C逻辑异或 D算术相加(分数:1.00)A.B.C.D.从第一台计算机诞生到现在,计算机按采用的电子元器件来划分,一共经历了_代,当前使用的计算机其电子元器件多为_。计算机最早应用的领域为_。(分数:3.00)(1).A3 B4 C5 D6(分数:1.00)A.B.C.D.(2).ASSI BMSI CLSI DVLSI(分数:1.00)A.B.C.D.(3).A科学计算 B数据处理 C计算机辅助技术 D过程控制(分数:1.00)A.B.C.D.25 表示成二进制为_,表示成八进制为_,表示成十六进制为_。(分数:3.0

6、0)(1).A100101.01 B100011.01 C100011.11 D100101.11(分数:1.00)A.B.C.D.(2).A45.1 B45.2 C43.1 D43.2(分数:1.00)A.B.C.D.(3).A23.4 B23.2 C25.2 D25.4(分数:1.00)A.B.C.D.设机器码的长度为 8 位,已知 x 和 y 为有符号纯整数,z 为有符号纯小数,x 原 =y移 =z朴 =11111111,求 x、y、z 的十进制真值为:x=_,y=_,z=_。(分数:3.00)(1).A-1 B127 C-127 D1(分数:1.00)A.B.C.D.(2).A-1 B

7、127 C-127 D1(分数:1.00)A.B.C.D.(3).A1/128 B-1/128 C-127/128 D127/128(分数:1.00)A.B.C.D.与 AB+A (分数:2.00)(1).AA BA+B CAB DB(分数:1.00)A.B.C.D.(2).AA BA+B CAB DB(分数:1.00)A.B.C.D.已知某浮点数的表示方法为D7 D6 D5 D4 D3D2D1D0阶符 阶码(原码) 数符 尾数(原码)则-0.125 的规格化浮点数表示为_,该浮点数能够表示的最小数为_。(分数:2.00)(1).A10111000 B11110000 C10110000 D1

8、0010000(分数:1.00)A.B.C.D.(2).A00000000 B11111111 C01111111 D10010000(分数:1.00)A.B.C.D.汉字“干”的区位码为 1829H,则其国标码为_,机内码为_。如果一组字符的计算机内码为C2E9 6A5D D6B3H,则这串字符一共有_。(分数:3.00)(1).A3849H B5869H C88A9H DB8C9H(分数:1.00)A.B.C.D.(2).A3849H B5869H C88A9H DB8C9H(分数:1.00)A.B.C.D.(3).A3 个汉字 B6 个英文字符C2 个汉字 2 个英文字符 D1 个汉字

9、4 个英文字符(分数:1.00)A.B.C.D.11.计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若 x 的阶码大于 y 的阶码,则应将_。Ax 的阶码缩小至与 y 的阶码相同,且使 x 的尾数部分进行算术左移Bx 的阶码缩小至与 y 的阶码相同,且使 x 的尾数部分进行算术右移Cy 的阶码扩大至与 x 的阶码相同,且使 y 的尾数部分进行算术左移Dy 的阶码扩大至与 X 的阶码相同,且使 y 的尾数部分进行算术右移(分数:1.00)A.B.C.D.12.关于校验方法,“_”是正确的。A采用奇偶校验可检测数据传输过程中出现一位数据错误的位置并加以纠正B采用汉明校验可检测数据传输过程中

10、出现一位数据错误的位置并加以纠正C采用汉明校验,校验码的长度和位置可随机而定D采用 CRC 校验,需要将校验码分散开并插入数据位的指定位置中(分数:1.00)A.B.C.D.若某汉明码按序号从高到低依次为 110110100111,则其校验位的值从高到低依次为_,若 D,(iN)表示数据位,P i(jN)表示校验位,则该汉明码的最高位由_进行校验。如果汉明码的校验值Si=1010,则表示第_位数据出错。(分数:3.00)(1).A0111 B1011 C1010 D1101(分数:1.00)A.B.C.D.(2).AP 4P3P1 BP 4P3P2 CP 4P3P2P1 DP 4P3(分数:1

11、.00)A.B.C.D.(3).A3 B5 C8 D10(分数:1.00)A.B.C.D.13.CRC 循环冗余码的信息位为 101011,生成多项式 G(x)=x4+x,则生成的 CRC 码字为_。A1010110111 B1010111011 C1010111010 D1010111100(分数:1.00)A.B.C.D.14.若内存按字节编址,用存储容量为 32Kb8 的存储器芯片构成地址编号 A0000H 至 DFFFFH 的内存空间,则至少需要_片。A4 B6 C8 D10(分数:1.00)A.B.C.D.15.以下关于精简指令集计算(RISC)指令系统特点的叙述中,错误的是_。A对

12、存储器操作进行限制,使控制简单化B指令种类多,指令功能强C设置大量通用寄存器D选取使用频率较高的一些指令,提高执行速度(分数:1.00)A.B.C.D.16.以下关于 CPU 与主存之间增加高速缓存(cache)的叙述中,错误的是_。Acache 扩充了主存储器的容量Bcache 可以降低由于 CPU 与主存之间的速度差异造成的系统性能影响Ccache 的有效性是利用了对主存储器访问的局部性特征Dcache 通常保存着主存储器中部分内容的一份副本(分数:1.00)A.B.C.D.衡量计算机的主要性能指标除了字长、存取周期、运算速度之外,通常还包括_,因为其反映了_。(分数:2.00)(1).A

13、外部设备的数量 B计算机的制造成本C计算机的体积 D主存储器容量大小(分数:1.00)A.B.C.D.(2).A每秒钟所能执行的指令条数 B存储器读写速度C计算机即时存储信息的能力 D计算机保存大量信息的能力(分数:1.00)A.B.C.D.Windows 系统中的磁盘碎片整理程序_,这样使系统可以_。(分数:2.00)(1).A仅将卷上的可用空间合并,使其成为连续的区域B只能使每个文件占用卷上连续的磁盘空间,合并卷上的可用空间C只能使每个文件夹占用卷上连续的磁盘空间,合并卷上的可用空间D使每个文件和文件夹占用卷上连续的磁盘空间,合并卷上的可用空间(分数:1.00)A.B.C.D.(2).A对

14、文件能更有效地访问,而对文件夹的访问效率保持不变B对文件夹能更有效地访问,而对文件的访问效率保持不变C对文件和文件夹能更有效地访问D将磁盘空闲区的管理方法改变为空白文件管理方案(分数:1.00)A.B.C.D.17.在 CPU 中用于跟踪指令地址的寄存器是_。A地址寄存器(MAR) B数据寄存器(MDR)C程序计数器(PC) D指令寄存器(IR)(分数:1.00)A.B.C.D.18.指令系统中采用不同寻址方式的目的是_。A提高从内存获取数据的速度 B提高从外存获取数据的速度C降低操作码的译码难度 D扩大寻址空间并提高编程灵活性(分数:1.00)A.B.C.D.19.在计算机系统中采用总线结构

15、,便于实现系统的积木化构造,同时可以_。A提高数据传输速度 B提高数据传输量C减少信息传输线的数量 D减少指令系统的复杂性(分数:1.00)A.B.C.D.20.寄存器间接寻址是指在_中存取操作数。A通用寄存器 B程序计数器 C主存单元 D外存储器(分数:1.00)A.B.C.D.21.CPU 从主存中取出一条指令并完成执行的时间称为_。A时钟周期 B机器周期 C指令周期 D总线周期(分数:1.00)A.B.C.D._是指 CPU 一次可以处理的二进制数的位数,它直接关系到计算机的计算精度、速度等指标;运算速度是指计算机每秒能执行的指令条数,通常用_为单位来描述。(分数:2.00)(1).A字

16、长 B主频 C运算速度 D存储容量(分数:1.00)A.B.C.D.(2).AMB BHz CMIPS DB/s(分数:1.00)A.B.C.D.22.若 SRAM 芯片的存储容量为 64Kb16,则其地址线与数据线数目应为_,使得访问其指定存储单元时,能将地址信号和数据信号一次性地并行传输。A16 和 16 B64 和 16 C16 和 64 D6 和 8(分数:1.00)A.B.C.D.23.位于 CPU 与主存之间的高速缓冲存储器(cache)用于存放部分主存数据的拷贝,主存地址与 cache 地址之间的转换工作由_完成。A硬件 B软件 C用户 D程序员(分数:1.00)A.B.C.D.

17、24.内存单元按字节编址,地址 0000A000H-0000BFFFH 共有_个存储单元。A8192K B1024K C13K D8K(分数:1.00)A.B.C.D.25.相联存储器按_访问。A地址 B先入后出的方式C内容 D先入先出的方式(分数:1.00)A.B.C.D.26.若 CPU 要执行的指令为:MOV R1,#45(即将数值 45 传送到寄存器 R1 中),则该指令中采用的寻址方式为_。A直接寻址和立即寻址 B寄存器寻址和立即寻址C相对寻址和直接寻址 D寄存器间接寻址和直接寻址(分数:1.00)A.B.C.D.27.一条指令的执行过程可以分解为取指、分析和执行三步,在取指时间 t

18、 取指 =3t、分析时间 t 分析=2t、执行时间 t 执行 =4t 的情况下,若按串行方式执行,则 10 条指令全部执行完需要_t。A40 B70 C90 D100(分数:1.00)A.B.C.D.28.寄存器寻址方式中的操作数放在_中。A高速缓存 B主存单元 C通用寄存器 D程序计数器(分数:1.00)A.B.C.D.29.以下关于虚拟存储器的叙述中,正确的是_。A虚拟存储器的容量必须等于主存的容量B虚拟存储器的容量是高速缓存、主存和辅助的容量之和C虚拟存储器由应用程序来实现信息调度和管理D虚拟存储器由硬件和操作系统来实现信息调度和管理(分数:1.00)A.B.C.D.30.下列叙述中正确

19、的是_。ACPU 访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长B大多数个人计算机中可配置的内存容量仅受地址总线位数限制C因为动态存储器是破坏性读出,所以必须不断地刷新D一般情况下,ROM 和 RAM 在存储体中是统一编址的(分数:1.00)A.B.C.D.控制器是构成 CPU 的核心部件之一,它由多个硬件组成,而_不是构成控制器的部件。目前 cache 已经成为 CPU 的重要组成部分之一,在下面的关于 cache 的描述中,_是正确的。(分数:2.00)(1).A指令寄存器 IR B程序计数器 PCC算术逻辑单元 ALU D程序状态字寄存器 PSW(分数:

20、1.00)A.B.C.D.(2).A由软件实现,考虑到实现很简便B由硬件实现,考虑到实现速度要快C由软件和硬件组合实现,考虑到性价比要高D既可以用软件实现,也可以用硬件实现,考虑到实现的灵活性(分数:1.00)A.B.C.D.31.运算器是 CPU 的核心部件之一,其主要功能是_。A进行加法运算,因为所有的计算都可以转变为加法B进行整数运算和浮点数运算C执行用二进制编写的程序D进行算术运算和逻辑运算(分数:1.00)A.B.C.D.32.CPU 组成中不包括_。A地址译码器 B指令译码器 C地址寄存器 D指令寄存器(分数:1.00)A.B.C.D.33.指令周期是指_。ACPU 从主存取出一条

21、指令的时间BCPU 执行一条指令的时间CCPU 从主存取出一条指令加上执行这条指令的时间D时钟周期时间(分数:1.00)A.B.C.D.34.某寄存器中的值有时是数值,有时又是地址,这只有计算机的_才能识别它。A译码器 B判断程序 C指令 D时序信号(分数:1.00)A.B.C.D.在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令 3 个阶段,不同指令的不同阶段可以_执行;各阶段的执行时间最好_;否则在流水线运行时,每个阶段的执行时间应取_。(分数:3.00)(1).A顺序 B重叠 C循环 D并行(分数:1.00)A.B.C.D.(2).A为 O B为 1

22、 个周期 C相等 D不等(分数:1.00)A.B.C.D.(3).A3 个阶段执行时间之和 B3 个阶段执行时间的平均值C3 个阶段执行时间的最小值 D3 个阶段执行时间的最大值(分数:1.00)A.B.C.D.35.先进行地址计算,再访问内存的寻址方式是_。A立即寻址 B直接寻址 C间接寻址 D变址寻址(分数:1.00)A.B.C.D.36.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_。A堆栈寻址方式 B立即寻址方式 C隐含寻址方式 D间接寻址方式(分数:1.00)A.B.C.D.37.在 CPU 的寄存器中,PSW 用来存放_。A算术运算结果 B逻辑

23、运算结果C运算类型 D算术、逻辑运算及测试指令的结果状态(分数:1.00)A.B.C.D.在计算机中,保存当前正在执行的指令的寄存器为_,存放当前指令地址的寄存器叫_。在顺序执行指令的情况下(存储器按字节编址,指令字长 32 位),每执行一条指令,使程序计数器自动加_。算术逻辑运算的结果通常放在_中。(分数:4.00)(1).A程序计数器 B指令寄存器 C地址寄存器 D地址译码器(分数:1.00)A.B.C.D.(2).A程序计数器 B指令寄存器 C地址寄存器 D地址译码器(分数:1.00)A.B.C.D.(3).A1 B2 C4 D8(分数:1.00)A.B.C.D.(4).A数据寄存器 B

24、通用寄存器或累加器C程序状态字 D地址寄存器(分数:1.00)A.B.C.D.38.如果主存容量为:16MB,且按字节编址,表示该主存地址至少应需要_位。A16 B20 C24 D32(分数:1.00)A.B.C.D.39.若内存按字节编址,用存储容量为 32Kb8 的存储器芯片构成地址编号 A000H 至 FFFFH 的内存空间,则至少需要_片。A4 B6 C8 D10(分数:1.00)A.B.C.D.多媒体应用设计师-计算机基础知识、计算机硬件及系统组成、计算机软件基础知识(一)答案解析(总分:75.00,做题时间:90 分钟)一、单项选择题(总题数:53,分数:75.00)1.将某 AS

25、CII 字符采用偶校验编码(7 位字符编码+1 位校验码)发送给接收方,在接收方收到的 8 位数据中,若_,则能确定传输过程中发生错误。A1 的个数为奇数 B1 的个数为偶数C最低位为 1 D最高位为 1(分数:1.00)A. B.C.D.解析:解析 采用偶校验码时,数据位和校验位中 1 的个数应是偶数,当接收方收到的 8 位数据中 1 的个数为奇数时,可以确定传输过程中出错。2.十六进制数 CC 所对应的八进制数为_。A314 B630 C1414 D3030(分数:1.00)A. B.C.D.解析:解析 十六进制数直接向八进制数转换并不容易,由于这两种进制跟二进制的转换都比较容易,所以本题

26、可以采用二进制作为中介,实现转换。十六进制 C C H 二进制 1100 1100 B重新划分二进制 011 001 100 B 八进制 3 1 4 Q3.与 A+ (分数:1.00)A.B. C.D.解析:解析 对于求等价的逻辑表达式的方法,最直接的方式就是利用真值表进行验证。具体的验证方法如表所示。表 真值验证表题目表达式 选项 A选项B选项C选项DABBA+ BA+4.原码表示法和补码表示法是计算机中用于表示数据的两种编码方法,在计算机系统中常采用补码来表示和运算数据,原因是采用补码可以_。A保证运算过程与手工运算方法保持一致B简化计算机运算部件的设计C提高数据的运算速度D提高数据的运算

27、精度(分数:1.00)A.B. C.D.解析:解析 计算机系统中使用补码的好处有:(1)可以将符号位和有效数值位统一处理,简化运算规则;(2)减法运算可按加法来处理,进一步简化计算机中运算器的线路设计。总的来说,通过补码将原来的减法运算转换为加法运算,另外符号位的处理也得到了简化,从而在 CPU 的设计上就可以得到简化,不用设计减法器了。5.计算机中的浮点数由三部分组成:符号位 S、指数部分E(称为阶码)和尾数部分 M。在总长度固定的情况下,增加E 的位数、减少 M 的位数可以_。A扩大可表示的数的范围同时降低精度B扩大可表示的数的范围同时提高精度C减小可表示的数的范围同时降低精度D减小可表示

28、的数的范围同时提高精度(分数:1.00)A. B.C.D.解析:解析 计算机中浮点数可以表示为:(-1)s1.M2E,M 决定着数值的精度,而 E 决定着数值的范围。在总长度保持固定的情况下,增加 E 的位数、减少 M 的位数可扩大表示的数的范围同时降低精度。6.某机器的字长为 8,符号位占 1 位,数据位占 7 位,采用补码表示时的最小整数为_。A-2 8 B-2 7 C-2 7+1 D-2 8+1(分数:1.00)A.B. C.D.解析:解析 利用补码表示整数时,前方的符号位可以作为数值位参与运算,也即是说符号位也是数值位,所以表示的最小整数为 10000000B,其数值大小为-2 7。7

29、.在 IEEE 754 浮点表示法中,阶码采用_表示。A原码 B反码 C补码 D移码(分数:1.00)A.B.C.D. 解析:解析 这是考查计算机的常识知识,阶码采用移码表示,主要好处有 2 个:(1)比较大小比较方便,移码中不用比较符号位;(2)移码的特殊值(0 和 max)被检验比较容易。阶码以移码形式编码时,有两个特殊值,一个是 0:表示指数为负无穷大,相当于分数分母无穷大,整个数无穷接近 0,在尾数也为 0 时可用来表示 0;另一个是 max:表示指数正无穷大,若尾数为 0,则表示浮点数超出表示范围(正负无穷大);尾数不为 0,则表示浮点数运算错误。8.在计算机中,_。A指令和数据都采

30、用十进制存储B指令和数据都采用二进制存储C指令用十进制存储,数据采用二进制存储D指令用二进制存储,数据采用十进制存储(分数:1.00)A.B. C.D.解析:解析 这也是一道计算机的常识题目,计算机只能识别二进制的数,无论是指令或者数据都需要用二进制表示和存储。9.以下关于奇偶校验的叙述中,正确的是_。A奇校验能够检测出信息传输过程中所有出错的信息位B偶校验能够检测出信息传输过程中所有出错的信息位C奇校验能够检测出信息传输过程中一位数据出错的情况,但不能检测出是哪一位出错D偶校验能够检测出信息传输过程中两位数据出错的情况,但不能检测出是哪两位出错(分数:1.00)A.B.C. D.解析:解析

31、奇偶校验是通过在编码中增加一位校验位来使编码中 1 的个数为奇数(奇校验)或者偶数(偶校验)来进行数据校验的方法。对于奇偶校验,若编码中有一位发生了错误,也就是编码中有一位的 1 变成 0 或 0 变成 1,则编码中 1 的个数的奇偶性就发生了变化,从而可以发现错误。该方法简单方便,但只能检测出奇数位错,也不能检测出是哪些位出错。若用 8 位机器码表示十进制整数-127,则其原码表示为_,补码表示为_。(分数:2.00)(1).A10000000 B11111111 C10111111 D11111110(分数:1.00)A.B. C.D.解析:(2).A10000001 B11111111

32、C10111110 D11111110(分数:1.00)A. B.C.D.解析:解析 如果机器字长为 n(即采用 n 个二进制位表示数据),则最高位是符号位,0 表示正号,1 表示负号,其余的 n-1 位表示数值的绝对值。正数的补码与其原码相同,负数的补码则等于其原码的数值部分各位取反,末尾再加1。10.要判断 16 位二进制整数 x 的低三位是否全为 0,则令其与十六进制数 0007 进行运算,然后判断运算结果是否等于0。A逻辑与 B逻辑或 C逻辑异或 D算术相加(分数:1.00)A. B.C.D.解析:解析 该题需要判断 16 位二进制整数 x 的低三位是否全为 0,可以取 x 的一个值进

33、行验证。假设取 x 的低15 位为 0,第 16 位为 1 的一个数:1000H。从表可以看出,只有逻辑与才能判断出结果是否为 0。表 真值验证表选项 A选项 B选项 C选项 DA BAB AB A?B A+B1000H0007H0H 1007H 1007H 1007H从第一台计算机诞生到现在,计算机按采用的电子元器件来划分,一共经历了_代,当前使用的计算机其电子元器件多为_。计算机最早应用的领域为_。(分数:3.00)(1).A3 B4 C5 D6(分数:1.00)A.B. C.D.解析:(2).ASSI BMSI CLSI DVLSI(分数:1.00)A.B.C.D. 解析:(3).A科学

34、计算 B数据处理 C计算机辅助技术 D过程控制(分数:1.00)A. B.C.D.解析:25 表示成二进制为_,表示成八进制为_,表示成十六进制为_。(分数:3.00)(1).A100101.01 B100011.01 C100011.11 D100101.11(分数:1.00)A.B. C.D.解析:(2).A45.1 B45.2 C43.1 D43.2(分数:1.00)A.B.C.D. 解析:(3).A23.4 B23.2 C25.2 D25.4(分数:1.00)A. B.C.D.解析:设机器码的长度为 8 位,已知 x 和 y 为有符号纯整数,z 为有符号纯小数,x 原 =y移 =z朴

35、=11111111,求 x、y、z的十进制真值为:x=_,y=_,z=_。(分数:3.00)(1).A-1 B127 C-127 D1(分数:1.00)A.B.C. D.解析:(2).A-1 B127 C-127 D1(分数:1.00)A.B. C.D.解析:(3).A1/128 B-1/128 C-127/128 D127/128(分数:1.00)A.B. C.D.解析:与 AB+A (分数:2.00)(1).AA BA+B CAB DB(分数:1.00)A. B.C.D.解析:(2).AA BA+B CAB DB(分数:1.00)A. B.C.D.解析:已知某浮点数的表示方法为D7 D6

36、D5 D4 D3D2D1D0阶符 阶码(原码) 数符 尾数(原码)则-0.125 的规格化浮点数表示为_,该浮点数能够表示的最小数为_。(分数:2.00)(1).A10111000 B11110000 C10110000 D10010000(分数:1.00)A.B. C.D.解析:(2).A00000000 B11111111 C01111111 D10010000(分数:1.00)A.B.C. D.解析:汉字“干”的区位码为 1829H,则其国标码为_,机内码为_。如果一组字符的计算机内码为 C2E9 6A5D D6B3H,则这串字符一共有_。(分数:3.00)(1).A3849H B586

37、9H C88A9H DB8C9H(分数:1.00)A. B.C.D.解析:(2).A3849H B5869H C88A9H DB8C9H(分数:1.00)A.B.C.D. 解析:(3).A3 个汉字 B6 个英文字符C2 个汉字 2 个英文字符 D1 个汉字 4 个英文字符(分数:1.00)A.B.C. D.解析:11.计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若 x 的阶码大于 y 的阶码,则应将_。Ax 的阶码缩小至与 y 的阶码相同,且使 x 的尾数部分进行算术左移Bx 的阶码缩小至与 y 的阶码相同,且使 x 的尾数部分进行算术右移Cy 的阶码扩大至与 x 的阶码相同,且使

38、 y 的尾数部分进行算术左移Dy 的阶码扩大至与 X 的阶码相同,且使 y 的尾数部分进行算术右移(分数:1.00)A.B.C.D. 解析:12.关于校验方法,“_”是正确的。A采用奇偶校验可检测数据传输过程中出现一位数据错误的位置并加以纠正B采用汉明校验可检测数据传输过程中出现一位数据错误的位置并加以纠正C采用汉明校验,校验码的长度和位置可随机而定D采用 CRC 校验,需要将校验码分散开并插入数据位的指定位置中(分数:1.00)A.B. C.D.解析:若某汉明码按序号从高到低依次为 110110100111,则其校验位的值从高到低依次为_,若 D,(iN)表示数据位,Pi(jN)表示校验位,

39、则该汉明码的最高位由_进行校验。如果汉明码的校验值 Si=1010,则表示第_位数据出错。(分数:3.00)(1).A0111 B1011 C1010 D1101(分数:1.00)A.B. C.D.解析:(2).AP 4P3P1 BP 4P3P2 CP 4P3P2P1 DP 4P3(分数:1.00)A.B.C.D. 解析:(3).A3 B5 C8 D10(分数:1.00)A.B.C.D. 解析:13.CRC 循环冗余码的信息位为 101011,生成多项式 G(x)=x4+x,则生成的 CRC 码字为_。A1010110111 B1010111011 C1010111010 D101011110

40、0(分数:1.00)A.B.C.D. 解析:14.若内存按字节编址,用存储容量为 32Kb8 的存储器芯片构成地址编号 A0000H 至 DFFFFH 的内存空间,则至少需要_片。A4 B6 C8 D10(分数:1.00)A.B.C. D.解析:解析 按照题意,需要首先计算内存空间的容量大小,然后除以存储芯片的容量大小就可以得到所需要的片数。(1)内存空间容量大小的计算。首先是计算内存地址编号的个数:将 40000H 转换成二进制为:1000000000000000000B=2 18D由于内存按字节编制,所以总的内存容量大小为:2188b。(2)存储芯片容量大小的转换。为了计算方便,需要将存储

41、器芯片的容量大小也转换为 2的指数表示形式:32K8b=252108b=2158b(3)所需要的片数计算。15.以下关于精简指令集计算(RISC)指令系统特点的叙述中,错误的是_。A对存储器操作进行限制,使控制简单化B指令种类多,指令功能强C设置大量通用寄存器D选取使用频率较高的一些指令,提高执行速度(分数:1.00)A.B. C.D.解析:解析 RISC 指令系统的最大特点是:选取使用频率最高的简单指令,指令条数少;指令长度固定,指令格式种类少;只有取数存数指令访问存储器,其余指令的操作都在寄存器之间进行。16.以下关于 CPU 与主存之间增加高速缓存(cache)的叙述中,错误的是_。Ac

42、ache 扩充了主存储器的容量Bcache 可以降低由于 CPU 与主存之间的速度差异造成的系统性能影响Ccache 的有效性是利用了对主存储器访问的局部性特征Dcache 通常保存着主存储器中部分内容的一份副本(分数:1.00)A. B.C.D.解析:解析 cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了使用频率高的数据以利于快速访问。cache 的出现是基于两个因素:首先,是由于 CPU 的速度和性能提高很快而主存速度较低且价格高,第二就是程序执行的局部性特点。因此,才将速度比较快而容量有限的SRAM 构成 cache,目的在于尽可能发挥 CPU 的高速度。衡量计算机的主要

43、性能指标除了字长、存取周期、运算速度之外,通常还包括_,因为其反映了_。(分数:2.00)(1).A外部设备的数量 B计算机的制造成本C计算机的体积 D主存储器容量大小(分数:1.00)A.B.C.D. 解析:(2).A每秒钟所能执行的指令条数 B存储器读写速度C计算机即时存储信息的能力 D计算机保存大量信息的能力(分数:1.00)A.B.C. D.解析:解析 计算机功能的强弱或性能的好坏,不是由某项指标来决定的,而是由系统结构、指令系统、硬件组成、软件配置等多方面因素综合决定的,但主要性能指标由字长、存取周期、运算速度以及主存储器容量的大小来决定。因为主存是 CPU 可以直接访问的存储器,需

44、要执行的程序与需要处理的数据都存放在主存中。主存储器容量的大小反映了计算机即时存储信息的能力。随着操作系统的升级,应用软件的不断丰富及其功能的不断扩展,人们对计算机主存容量的需求也不断提高。主存容量越大,系统功能就越强大,能处理的数据量就越庞大。Windows 系统中的磁盘碎片整理程序_,这样使系统可以_。(分数:2.00)(1).A仅将卷上的可用空间合并,使其成为连续的区域B只能使每个文件占用卷上连续的磁盘空间,合并卷上的可用空间C只能使每个文件夹占用卷上连续的磁盘空间,合并卷上的可用空间D使每个文件和文件夹占用卷上连续的磁盘空间,合并卷上的可用空间(分数:1.00)A.B.C.D. 解析:

45、(2).A对文件能更有效地访问,而对文件夹的访问效率保持不变B对文件夹能更有效地访问,而对文件的访问效率保持不变C对文件和文件夹能更有效地访问D将磁盘空闲区的管理方法改变为空白文件管理方案(分数:1.00)A.B.C. D.解析:解析 在 Windows 系统中的磁盘碎片整理程序可以分析本地卷,使每个文件或文件夹占用卷上连续的磁盘空间,合并卷上的可用空间使其成为连续的空闲区域。这样,系统就可以更有效地访问文件或文件夹,以及更有效地保存新的文件和文件夹。通过合并文件和文件夹,磁盘碎片整理程序还将合并卷上的可利用空间,减少新文件出现碎片的可能性。合并文件和文件夹碎片的过程称为碎片整理。17.在 C

46、PU 中用于跟踪指令地址的寄存器是_。A地址寄存器(MAR) B数据寄存器(MDR)C程序计数器(PC) D指令寄存器(IR)(分数:1.00)A.B.C. D.解析:解析 在 CPU 中常用的寄存器有以下 6 种:程序计数器 PC、指令寄存器 IR、地址寄存器 AR、数据寄存器DR、累加寄存器 AC 和状态标志寄存器 PSW。各寄存器的功能如下:程序计数器 PC 保证程序能够连续地执行下去,用来确定下一条指令的地址。指令寄存器 IR 保存当前正在执行的一条指令。地址寄存器 AR 保存当前 CPU 所访问的内存单元的地址。数据寄存器 DR 暂时存放由内存储器读出的一条指令或一个数据字。累加寄存器 AC 当运算器的算术逻辑单元(ALU)执行算术或逻辑运算时,为 ALU 提供一个工作区。状态标志寄存器 PSW 保存由

展开阅读全文
相关资源
猜你喜欢
  • ETSI TS 128 672-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf ETSI TS 128 672-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf
  • ETSI TS 128 672-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R_1.pdf ETSI TS 128 672-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R_1.pdf
  • ETSI TS 128 673-2016 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf ETSI TS 128 673-2016 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf
  • ETSI TS 128 673-2017 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf ETSI TS 128 673-2017 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf
  • ETSI TS 128 673-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf ETSI TS 128 673-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R.pdf
  • ETSI TS 128 673-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R_1.pdf ETSI TS 128 673-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home Node B (HNB) Subsystem (HNS) Network Resource Model (NRM) Integration R_1.pdf
  • ETSI TS 128 674-2016 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home enhanced Node B (HeNB) Subsystem (HeNS) Network Resource Model (NRM) In.pdf ETSI TS 128 674-2016 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home enhanced Node B (HeNB) Subsystem (HeNS) Network Resource Model (NRM) In.pdf
  • ETSI TS 128 674-2017 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home enhanced Node B (HeNB) Subsystem (HeNS) Network Resource Model (NRM) In.pdf ETSI TS 128 674-2017 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home enhanced Node B (HeNB) Subsystem (HeNS) Network Resource Model (NRM) In.pdf
  • ETSI TS 128 674-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home enhanced Node B (HeNB) Subsystem (HeNS) Network Resource Model (NRM) In.pdf ETSI TS 128 674-2018 Universal Mobile Telecommunications System (UMTS) LTE Telecommunication management Home enhanced Node B (HeNB) Subsystem (HeNS) Network Resource Model (NRM) In.pdf
  • 相关搜索
    资源标签

    当前位置:首页 > 考试资料 > 职业资格

    copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
    备案/许可证编号:苏ICP备17064731号-1