1、哈尔滨工业大学电子技术基础真题 2010 年及答案解析(总分:98.02,做题时间:90 分钟)一、B判断对错或填空/B(总题数:2,分数:34.00)判断下列说法是否正确。(分数:18.00)(1).集电极开路门(OC)在使用时须在输出端与输入端之间接一电阻。(分数:3.00)A.正确B.错误(2).CMOS 门电路静态功耗很小,动态功耗随着工作频率的提高而增加。(分数:3.00)A.正确B.错误(3).TTL 逻辑门的噪声容限表示逻辑门带负载的能力。(分数:3.00)A.正确B.错误(4).传输门也称为数字开关,它只能传输数字信号。(分数:3.00)A.正确B.错误(5).任何时钟触发器状
2、态的改变仅与时钟的动作沿到来有关。(分数:3.00)A.正确B.错误(6).在时序逻辑电路中,若所有触发器共用一个时钟源,则是异步时序逻辑电路。(分数:3.00)A.正确B.错误填空或选择填空(分数:16.02)(1).已知被转换信号的上限频率为 10kHz,则 A/D 转换器的采样频率应高于_,完成一次转换所用时间应小于_。(分数:2.67)填空项 1:_(2).半导体存储器按功能分为_和_两种。(分数:2.67)填空项 1:_(3).若干个三态门的输出端连接在同一条总线时,它们应该按_(同时、分时)方式工作,可以通过三态门的_端控制实现。(分数:2.67)填空项 1:_(4).n 个输入变
3、量的二进制译码器,共有_个译码输出端。对于译码状态的每一组输入代码,有_个输出端输出有效电平。(分数:2.67)填空项 1:_(5).用运算放大器组成的矩形波发生电路是由_和_两个基本部分组成的,运算放大器工作在_状态。(分数:2.67)填空项 1:_(6).长尾式差分放大电路,在进行单边静态计算时,R e应该按_计算;在进行差模动态计算时,R e应该按_计算;在进行共模动态计算时,R e应该按_计算。(分数:2.67)填空项 1:_二、B/B(总题数:2,分数:46.00)1. 用卡诺图化简下列逻辑函数:* 解:画出卡诺图如图所示。*由卡诺图化简得:*(分数:18.00)(1).用卡诺图化简
4、下列逻辑函数: (分数:6.00)_(2).在图所示电路中,若要满足给定的输入/输出关系,请将另一个输入端的状态标明。 (分数:6.00)_(3).有一个 5421BCD 码表示的数据为 101000010011,其表示的十进制数是多少?(分数:6.00)_图所示电路中,器件和器件为 3-8 译码器 74LS138。(分数:28.00)(1).欲用 2 个 3-8 译码器组成 4-16 译码器,其中 B2B1B0按图示连接,补充画出使能端连接方式,用表达式表示:ST 1=_, =_, (分数:5.60)_(2).当输入信号为B 3B2B1B0=1100 时,输出Y 15Y14Y13Y1Y0=?
5、(分数:5.60)_(3).如图所示电路中,74LS153 是双四选一数据选择器(功能表如表 1 所示),A、B、C 是输入变量,写出输出 Y1(A,B,C)、Y 2(A,B,C)的最简逻辑表达式,列出真值表,并判断电路的逻辑功能。 (分数:5.60)_(4).电路如图 1 所示,试画出在 CP 作用下输出 Q0、Q 1、A、Q 2的波形图,设各触发器的初态为“0”。输出信号 Q2对 CP 可实现几分频?Q 2的占空比是多少?(分数:5.60)_(5).电路如图 1 所示,试完成下列各项:(1)试用图 1(a)所示 74LS161 和适当的逻辑门设计一个电路,实现图 1(b)所示的状态转换图,
6、要求使用置数端 LD完成;(2)在(1)电路基础上,添加最少的逻辑门实现图1(c)所示波形,其中 CP 为外加时钟,P 为电路的输出。写出设计过程,并在图中标出输出信号 P 端。(分数:5.60)_三、B/B(总题数:1,分数:18.00)电路如图 1 所示,图中 2716 为 EPROM 存储器,当 D3D 0为“1”时,相应的模拟开关 S1置于位置 1;当 D3D 0为“0”时,开关 S1置于位置 0。图中VREF=0.5V,EPROM 2716 存储的数据如表所示。 (分数:18.00)(1).写出 555 定时器电路输出 uO1频率的表达式;(分数:4.50)_(2).说明虚线框电路在
7、图中的作用是什么;(分数:4.50)_(3).画出在 CP 作用下 Q2Q1Q0的状态转换图;(分数:4.50)_(4).画出在 CP 作用下 uO的波形(至少画出 10 个时钟周期下的波形)。(分数:4.50)_哈尔滨工业大学电子技术基础真题 2010 年答案解析(总分:98.02,做题时间:90 分钟)一、B判断对错或填空/B(总题数:2,分数:34.00)判断下列说法是否正确。(分数:18.00)(1).集电极开路门(OC)在使用时须在输出端与输入端之间接一电阻。(分数:3.00)A.正确B.错误 解析:OC 门在使用时须在电源与输出端之间接一电阻。(2).CMOS 门电路静态功耗很小,
8、动态功耗随着工作频率的提高而增加。(分数:3.00)A.正确 B.错误解析:(3).TTL 逻辑门的噪声容限表示逻辑门带负载的能力。(分数:3.00)A.正确B.错误 解析:噪声容限表示在前一级输出为最坏的情况下,为保证后一级正常工作所允许的最大噪声幅度。(4).传输门也称为数字开关,它只能传输数字信号。(分数:3.00)A.正确B.错误 解析:传输门也可以传输模拟信号。(5).任何时钟触发器状态的改变仅与时钟的动作沿到来有关。(分数:3.00)A.正确B.错误 解析:还与输入信号有关。(6).在时序逻辑电路中,若所有触发器共用一个时钟源,则是异步时序逻辑电路。(分数:3.00)A.正确B.错
9、误 解析:异步时序逻辑电路中没有统一的时钟。填空或选择填空(分数:16.02)(1).已知被转换信号的上限频率为 10kHz,则 A/D 转换器的采样频率应高于_,完成一次转换所用时间应小于_。(分数:2.67)填空项 1:_ (正确答案:20kHz 0.05ms)解析:(2).半导体存储器按功能分为_和_两种。(分数:2.67)填空项 1:_ (正确答案:ROM RAM)解析:(3).若干个三态门的输出端连接在同一条总线时,它们应该按_(同时、分时)方式工作,可以通过三态门的_端控制实现。(分数:2.67)填空项 1:_ (正确答案:分时 片选或使能)解析:(4).n 个输入变量的二进制译码
10、器,共有_个译码输出端。对于译码状态的每一组输入代码,有_个输出端输出有效电平。(分数:2.67)填空项 1:_ (正确答案:2 n 1)解析:(5).用运算放大器组成的矩形波发生电路是由_和_两个基本部分组成的,运算放大器工作在_状态。(分数:2.67)填空项 1:_ (正确答案:滞回比较器 定时电路 非线性)解析:(6).长尾式差分放大电路,在进行单边静态计算时,R e应该按_计算;在进行差模动态计算时,R e应该按_计算;在进行共模动态计算时,R e应该按_计算。(分数:2.67)填空项 1:_ (正确答案:2R e 0 2Re)解析:二、B/B(总题数:2,分数:46.00)1. 用卡
11、诺图化简下列逻辑函数:* 解:画出卡诺图如图所示。*由卡诺图化简得:*(分数:18.00)(1).用卡诺图化简下列逻辑函数: (分数:6.00)_正确答案:(解:画出卡诺图如图所示。 * 由卡诺图化简得:*)解析:(2).在图所示电路中,若要满足给定的输入/输出关系,请将另一个输入端的状态标明。 (分数:6.00)_正确答案:(解:如图所示。 *)解析:(3).有一个 5421BCD 码表示的数据为 101000010011,其表示的十进制数是多少?(分数:6.00)_正确答案:(解:在 5421BCD 码中,1010 对应十进制 7,0001 对应十进制 1,0011 对应十进制3,1010
12、00010011 表示的十进制数是 713。)解析:图所示电路中,器件和器件为 3-8 译码器 74LS138。(分数:28.00)(1).欲用 2 个 3-8 译码器组成 4-16 译码器,其中 B2B1B0按图示连接,补充画出使能端连接方式,用表达式表示:ST 1=_, =_, (分数:5.60)_正确答案:(用表达式表示使能端连接方式为:ST 1=1,*=0,*=B 3)解析:(2).当输入信号为B 3B2B1B0=1100 时,输出Y 15Y14Y13Y1Y0=?(分数:5.60)_正确答案:(当输入信号为B 3B2B1B0=1100 时,输出Y 15Y14Y13Y1Y0=111011
13、1111111111。)解析:(3).如图所示电路中,74LS153 是双四选一数据选择器(功能表如表 1 所示),A、B、C 是输入变量,写出输出 Y1(A,B,C)、Y 2(A,B,C)的最简逻辑表达式,列出真值表,并判断电路的逻辑功能。 (分数:5.60)_正确答案:(解:由题意可得,输出 Y1(A,B,C)、Y 2(A,B,C)的最简逻辑表达式为: * 列出真值表如表 2 所示。 B表 2/BA B C Y2 Y10 0 0 0 00 0 1 1 10 1 0 1 10 1 1 1 01 0 0 0 11 1 0 0 01 1 1 1 1由真值表可知电路的逻辑功能为全减器。)解析:(4
14、).电路如图 1 所示,试画出在 CP 作用下输出 Q0、Q 1、A、Q 2的波形图,设各触发器的初态为“0”。输出信号 Q2对 CP 可实现几分频?Q 2的占空比是多少?(分数:5.60)_正确答案:(解:由电路图写出 A 点的逻辑表达式为:*Q2对 CP 实现 3 分频。占空比为 50%。波形图如图 2 所示。*)解析:(5).电路如图 1 所示,试完成下列各项:(1)试用图 1(a)所示 74LS161 和适当的逻辑门设计一个电路,实现图 1(b)所示的状态转换图,要求使用置数端 LD完成;(2)在(1)电路基础上,添加最少的逻辑门实现图1(c)所示波形,其中 CP 为外加时钟,P 为电
15、路的输出。写出设计过程,并在图中标出输出信号 P 端。(分数:5.60)_正确答案:(解:(1)74LS161 为异步清零计数器,设计电路如图 2 所示。 * (2)在(1)电路基础上,添加最少的逻辑门实现图 1(c)所示波形,如图 3 所示。 *)解析:三、B/B(总题数:1,分数:18.00)电路如图 1 所示,图中 2716 为 EPROM 存储器,当 D3D 0为“1”时,相应的模拟开关 S1置于位置 1;当 D3D 0为“0”时,开关 S1置于位置 0。图中VREF=0.5V,EPROM 2716 存储的数据如表所示。 (分数:18.00)(1).写出 555 定时器电路输出 uO1频率的表达式;(分数:4.50)_正确答案:(555 定时器电路输出 uO1频率的表达式为:*)解析:(2).说明虚线框电路在图中的作用是什么;(分数:4.50)_正确答案:(虚线框电路在图中的作用是进行数模转换。)解析:(3).画出在 CP 作用下 Q2Q1Q0的状态转换图;(分数:4.50)_正确答案:(CP 作用下 Q2Q1Q0的状态转换图如图 2 所示。*)解析:(4).画出在 CP 作用下 uO的波形(至少画出 10 个时钟周期下的波形)。(分数:4.50)_正确答案:(画出在 CP 作用下 uO的波形如图 3 所示。*)解析: