1、重庆大学电子技术一真题 2010 年及答案解析(总分:75.00,做题时间:90 分钟)一、B概念题/B(总题数:10,分数:40.00)1.八进制数 34.2 的等值二进制数为_;十进制数 98 的等值二进制数为_,8421BCD 码为_。(分数:4.00)填空项 1:_2.在门电路中,为获得稳定的_电平,三极管应工作在_。(分数:4.00)填空项 1:_3.5 个变量可构成_个最小项,全体最小项之和为_。(分数:4.00)填空项 1:_4.优先编码器 74LS148 输入为 ,输出为 。当使能输入端 , ,其余输入端为 1 时,(分数:4.00)填空项 1:_5.将 D 触发器的 D 端与
2、它的 Q 端连接,假设 Q(t)=0,则经过 100 个脉冲作用后,它的状态 Q 为 1。(分数:4.00)填空项 1:_6.某电路有 A、B、C、D、E、F 六个状态,A 和 C、D 和 F、E 和 B、F 和 C 分别等价,则可化简为 1 个状态。(分数:4.00)填空项 1:_7.时序电路包括_电路和_电路,它们的基本组成单元分别是_和_。(分数:4.00)填空项 1:_8.对于 JK 触发器,若 J=K,则可完成_触发器的逻辑功能;若 K=J=1,则可完成_触发器的逻辑功能。(分数:4.00)填空项 1:_9.能进行脉冲整形的电路有_,若将一个正弦波电压信号转换成同一频率的矩形波,应采
3、用_电路。(分数:4.00)填空项 1:_10.在由上升沿触发的 T 触发器(T=1)组成的异步二进制加法计数器中,方法是把进位信号从低位的 1 端引出接高位的 CP 端。(分数:4.00)填空项 1:_二、B/B(总题数:1,分数:10.00)将下列函数化简为最简与或表达式。(分数:10.00)(1).(公式法) (分数:5.00)_(2).F2(A,B,C,D)=m(0,1,2,4,5,9)+d(7,8,10,11,12,13)(卡诺图法)(分数:5.00)_三、B/B(总题数:1,分数:10.00)有 3-8 译码器 74LS138 和与非门电路若干,请设计符合如下多输出逻辑函数的电路,
4、要求:(分数:10.00)(1).写出分析过程;(分数:5.00)_(2).在给定的逻辑符号图上完成最终电路图。 (分数:5.00)_四、B/B(总题数:1,分数:5.00)11.如图所示是由两片同步十进制计数器 74160 组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。 (分数:5.00)_五、B/B(总题数:1,分数:10.00)有如图 1 所示电路。(分数:10.00)(1).画出该电路的状态转换图;(分数:5.00)_(2).指出存在的问题及改进的思路(不必重新画电路)。(分数:5.00)_重庆大学电子技术一真题 2010 年答案解析(总分:75.00,做题时间:90 分
5、钟)一、B概念题/B(总题数:10,分数:40.00)1.八进制数 34.2 的等值二进制数为_;十进制数 98 的等值二进制数为_,8421BCD 码为_。(分数:4.00)填空项 1:_ (正确答案:11100.01 1100010 10011000)解析:2.在门电路中,为获得稳定的_电平,三极管应工作在_。(分数:4.00)填空项 1:_ (正确答案:高低 截止区或饱和区)解析:3.5 个变量可构成_个最小项,全体最小项之和为_。(分数:4.00)填空项 1:_ (正确答案:2 5 1)解析:4.优先编码器 74LS148 输入为 ,输出为 。当使能输入端 , ,其余输入端为 1 时,
6、(分数:4.00)填空项 1:_ (正确答案:001)解析:5.将 D 触发器的 D 端与它的 Q 端连接,假设 Q(t)=0,则经过 100 个脉冲作用后,它的状态 Q 为 1。(分数:4.00)填空项 1:_ (正确答案:0)解析:6.某电路有 A、B、C、D、E、F 六个状态,A 和 C、D 和 F、E 和 B、F 和 C 分别等价,则可化简为 1 个状态。(分数:4.00)填空项 1:_ (正确答案:4)解析:7.时序电路包括_电路和_电路,它们的基本组成单元分别是_和_。(分数:4.00)填空项 1:_ (正确答案:存储 组合 触发器 门电路)解析:8.对于 JK 触发器,若 J=K
7、,则可完成_触发器的逻辑功能;若 K=J=1,则可完成_触发器的逻辑功能。(分数:4.00)填空项 1:_ (正确答案:T T)解析:9.能进行脉冲整形的电路有_,若将一个正弦波电压信号转换成同一频率的矩形波,应采用_电路。(分数:4.00)填空项 1:_ (正确答案:施密特触发器电路、单稳态触发器电路 施密特触发器)解析:10.在由上升沿触发的 T 触发器(T=1)组成的异步二进制加法计数器中,方法是把进位信号从低位的 1 端引出接高位的 CP 端。(分数:4.00)填空项 1:_ (正确答案:*)解析:二、B/B(总题数:1,分数:10.00)将下列函数化简为最简与或表达式。(分数:10.
8、00)(1).(公式法) (分数:5.00)_正确答案:(*)解析:(2).F2(A,B,C,D)=m(0,1,2,4,5,9)+d(7,8,10,11,12,13)(卡诺图法)(分数:5.00)_正确答案:(画出卡诺图如图所示。 * 化简可得:*)解析:三、B/B(总题数:1,分数:10.00)有 3-8 译码器 74LS138 和与非门电路若干,请设计符合如下多输出逻辑函数的电路,要求:(分数:10.00)(1).写出分析过程;(分数:5.00)_正确答案:(由题意可得: *)解析:(2).在给定的逻辑符号图上完成最终电路图。 (分数:5.00)_正确答案:(根据表达式可知最终电路如图所示
9、。 *)解析:四、B/B(总题数:1,分数:5.00)11.如图所示是由两片同步十进制计数器 74160 组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。 (分数:5.00)_正确答案:(解:异步清零状态发生在 0100 0101(为十进制数 45),且置零为异步的,该状态存在,所以这个计数器应该为 45 进制计数器。 CLK*EP ET工作状态 0 置零(异步)*1 0 预置数(同步) 1 1 0 1 保持(包括 C) 1 1 0 保持(C=0)*1 1 1 1 计数)解析:五、B/B(总题数:1,分数:10.00)有如图 1 所示电路。(分数:10.00)(1).画出该电路的状态转换图;(分数:5.00)_正确答案:(驱动方程:* 状态方程:* 该电路的状态转换图如图 2 所示。 *)解析:(2).指出存在的问题及改进的思路(不必重新画电路)。(分数:5.00)_正确答案:(存在问题:在 X=0、1 时间里,除了自循环外没有一个完整的有效循环,也不能自启动。改进:当 X=1 时,由*,以保证有完整的有效循环。)解析: