GB T 5271.11-2000 信息技术 词汇第11部分;处理器.pdf

上传人:李朗 文档编号:165448 上传时间:2019-07-15 格式:PDF 页数:15 大小:386.54KB
下载 相关 举报
GB T 5271.11-2000 信息技术 词汇第11部分;处理器.pdf_第1页
第1页 / 共15页
GB T 5271.11-2000 信息技术 词汇第11部分;处理器.pdf_第2页
第2页 / 共15页
GB T 5271.11-2000 信息技术 词汇第11部分;处理器.pdf_第3页
第3页 / 共15页
GB T 5271.11-2000 信息技术 词汇第11部分;处理器.pdf_第4页
第4页 / 共15页
GB T 5271.11-2000 信息技术 词汇第11部分;处理器.pdf_第5页
第5页 / 共15页
亲,该文档总共15页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、GB/T 5271.11-2000 前言本标准等效采用国际标准ISO/IEC2382-11: 1987信息技术词汇第11部分z处理器。本标准除了来引用原国际标准的引言部分外,与原国际标准的其他内容和形式基本一致。本标准自实施之日起代替国家标准GB/T5271. 11 1985. 制定信息技术词汇标准的目的是为了方便信息处理方面的国际交流。它给出了与信息处理领域相关的概念的术语及其定义,并明确了各术语词条之间的关系。本标准定义了有关处理器、算术器、寄存器和转换器等概念。GB/T 5271术语系列国家标准由30多个部分组成,都在总标题信息技术词汇之下。本标准是GB/T 5271术语系列国家标准的第

2、11部分。本标准由中华人民共和国信息产业部提出。本标准由中国电子技术标准化研究所归口。本标准起草单位中国电子技术标准化研究所。本标准主要起草人s陈莹、冯惠、俞盘祥。本标准1985年3月11日首次发布。267 GB/T 5271.11-2000 ISO/IEC前言ISO(国际标准化组织)和IEC(国际电工委员会)是世界性的标准化专门机构。国家成员体(它们都是ISO或IEC的成员国)通过国际组织建立的各个技术委员会参与制定针对特定技术范围的国际标准。ISO和IEC的各技术委员会在共同感兴趣的领域内进行合作。与ISO和IEC有联系的其他官方和非官方国际组织也可参与国际标准的制定工作。对于信息技术.I

3、SO和IEC建立了一个联合技术委员会,即ISO/IECTCL由联合技术委员会提出的国际标准草案需分发给国家成员体进行表决。发布一项国际标准,至少需要75%的参与表决的国家成员体投票赞成。国际标准ISO/IEC2382-11是由ISO/IECJTCl信息技术联合技术委员会的SCl词汇分委员会制定的。ISO/IEC 2382由30多个部分组成,都在总标题信息技术词汇之下。ZtBt古1 概述1. 1 范围中华人民共和国国家标准信息技术词汇第11部分:处理器Information technology-Vocabulary Part 11 : Processing units GB/T 5271. 1

4、1-2000 eqv ISO/IEC 2382-11: 1987 代替GB;T527 1. 11-1985 为方便信息处理方面的国际交流,特制定此部分标准。本标准给出了与信息处理领域相关的概念的术语和定义,并明确了这些条目之间的关系。为方便将此标准翻译成其他语言,给出的定义尽可能避免语言上的特殊性。本标准定义了有关文本处理、文本编辑器、文本输出和文本编辑等概念。1.2 号|用标准下列标准所包含的条文,通过在本标准中引用而构成为本标准的条文。本标准出版时,所示版本均为有效。所有标准都会被修订,使用本标准的各方应探讨使用下列标准最新版本的可能性。GB/T 4880-1991 语种名称代码(eqv1

5、50 639: 1988) GB/T 15237-1994 术语学基本词汇(eqv150 1087: 1990) 1. 3遵循的原则和规则1. 3. 1 词条的定义第2章包括许多词条。每个词条由几项必需的要素组成,包括索引号、一个术语或几个同义术语和定义一个概念的短语。另外,一个词条可包括举例、注解或便于理解概念的解释.有时同一个术语可由不同的词条来定义,或一个词条可包括两个或两个以上的概念,说明分别见1.3. 5和1.3. 8。本标准使用其他的术语,例如词汇、概念、术语和定义,其意义在GB/T15327中有定义。1. 3. 2 词条的组成每个词条包括1.3. 1中规定的必需的要素,如果需要,

6、可增加一些要素。词条按以下的顺序包括如下要素a)索引号(对发布的本标准所有语言是公共的), b)术语或某语言中首选的术语,对某语言中的概念若没有首选术语表示,用五个点的符号表示(. . . . . ) ,在一个术语中,一行点用来表示每个特定事例中被选的一个词,c)某个国家的首选术语(根据GB/T4880规则标明), d)术语的缩略语3许可的同义术语;e)定义的正文(见1.3.4),。以例子开头的一个或几个例子gg)以注开头的概念应用领域标明特殊事例的一个或几个注解gh)词条共用的图片、图示或表格。1. 3. 3 词条的分类国家质量技术监督局却07-14批准2001- 03-01实施269 G/

7、T 5271.11-2000 本系列标准的每部分被分配两个数字组成的序列号,并以表示基本术语的01开始。i司条按组分类,每组被分配一个四个数字组成的序列号s前两个数字表示该组在本标准中所处的部分。每个词条被分配一个六个数字组成的索引号;前四个数字表示该词条所在的标准部分和组。为使本系列标准不同语言的版本都是相关连的,分配给标准部分、组和词条的序号都应是相同的。1. 3. 4 术语的选择和定义的用语选择术语和定义用语尽可能按照己规定的用法。当出现矛盾时,采用大多数同意的方法。1. 3. 5 多义术语在-种工作语言中,如果一个给定的术语有几个意义,每个意义则给定一个单独的词条以便于翻译成其他的语言

8、。1. 3.6 缩略语如L3. 2中所指,当前使用的缩略语被指定给一些术语。这些缩略语不用于定义、例子或注解的文字中。1. 3. 7 圆括弧的用法在一些术语中,按黑体字印刷的一个词或几个词置于括弧中。这些词是完整术语的一部分。当在技术文章中使用缩略术语不影响上下文的意思时,这些词可被缩略,在GB/T5271的定义、例子或注解的正文中,这些术语按完整形式使用。在一些词条中,术语后面跟着普通字体的放在括弧中的文字。这些词不是术语的某部分,而是指明使用该术语的有关信息,如它的特殊的应用范围或它的语法形式。1. 3. 8 方括弧的用法如果几个紧密相关的术语的定义只是几个文字的区别,这些术语及其定义归为

9、一个词条。为表示不同的意思的替换文字按在术语和在定义中的相同的次序放在方括弧中。为避免被替换词的不明确性,按上述规则放在括弧前面的最后一个词可放在方括弧里面,并且每变化一次则重复次.1- 3. 9 定义中黑体术语的用法和星号的用法术语在定义、例子或注解中用黑体字印刷时,则表示该术语已在本词汇的其他词条中定义过。但是,只有当这些术语首次出现在每一个词条中时,该术语才印成黑体字的形式。隔)。黑体也用于一个术语的其他语法形式,如名词复数和动词的分词形式。定义在GB/T5271中所有以黑体出现的术语的基本形式列在本部分后面的索引中(见1.3.11)。当在不同的词条中引用的两个黑体术语一个紧接着另一个,

10、用星号将二者分隔开(或仅用标点分以一般字体出现的词或术语./(一般词典中或权威性技术词汇的释义理解。1.3.10拼法本系列标准的英文版本中,术语、定义、例子和注解的拼写一般按美语的拼写形式.其他正确的拼写可在不与本系列标准发生冲突的情况下使用。1. 3. 11 索引表的编制对于使用的每一种语言,在每部分的结尾提供字母索引。索引包括该部分定义的所有术语。多词术语按字母顺序出现在每个关键字后。2 术语和定义11 处理器01- 03. 02 处理器processing unit 中央处理机(反对使用)central processing unit(deprecated) 27t3 GB/T 5271

11、.11-2000 CPU(缩赂语)(反对使用)CPU (abbreviation) (deprecated) 主机(反对使用)malnframe (deprecated) 由一个或多个处理器及其内部存储器组成的一种功能单元。11.01 处理单元的一般体系结构11. 01. 01 处理器s处理机processor 计算机中解释并执行怜指令的一种功能单元。注l 个处理器至少包括一个指寺控制器和一个算术逻篱部件.2 本条代替GB/T5271. 1口-1985中的10.01.02条.11.01.02 (指令)控制器(instructlon)control unit 处理机的某个部件,它以适当的顺序取出

12、指令,解事每一条指令,并根据这个解释把适当的信号加到算术逻缉部件及其他部件上。11.01.03 主控制器main control unit 带有一个以上的指令控制器的处理器中的某个指令控制器,在一个给定的时间间隔,其他指令控制器都从属于它。注2在操作系统中,指令控制器可由硬件、或由软件,或由这两者指定为主控制糖.11.01.04 时钟clok一种部件,它生成周期的、准确间隔的信号,用于定时,调整处理器的操作或者生成中断。11.01.05 主时钟master cJock 一种时钟,宾主要功能是控制其他时钟.11.01.06微处理器microprocessor 一种处理髓,其元件小型化到一个或几个

13、集成电路。11.01.07 多处理机multlprocessor -种计算机,它包括两个或两个以上的处理器,这些处理器可共同访问主存储器。11.01.08 .术逻拯J算术逻揭部件;运算器arlthmetlcloglcarlthmetlc and loglcunlt ALU(缩略语)ALU (abbreviation) 处理器中进行算术运算逻搞运算算术逻辑运算的部分。注术语算术部件有时用来指既执行算术运算卫执行逻辑运算的部分.11. 01. 09 流水线处理嚣plpellne pr回四sor种处理器,其中的指令铃执行在一系列部件中发生,各部件要安排得能同时处理这些指令的相应部分,11.01.10

14、数组处理器array proce血。r向量处理器vector pro四ssor种处理筒,它能够执行其操作数是数组而不只是单个元素的指令。注z在数组处理器对单个元素进行操作的特殊情况下,这祥的元素称作标量-11- 01. 总线bus 种设施,用来在位于两个端点之间的几台设备之间传送数据,在给定瞬间只有一台设备能够传输数据.11.01.12 存储器storage (device) 能放入、保存并可从中取出数据的一种功能部件.11.01.13 内存储嚣,内存me圈。可处理器中所有可编址的存储空间和其他用来执行祷指令的内部存储器。注z在计算器、微型计算机和一些小型计算机中,术语内存储棒比术语主存储棒更

15、常用.27 J GB/T 5271.11一200011.01.14 内部存储器internal storage; internal memory 可以通过处理器而无需使用输入输出通道就进行访问的存储器。注内部存储器可以包括其他种类的存储器,如高速锺冲存储器和寄存器.11.01.15 外存储器g外存external storage 辅助存储器auxiliary storage 只能通过输入输出通道访问处理器的存储器。注:外存储器高时视为外国设备。11.01.16 主存储器main stOl吨e; main memory 内部存储器的某部分,必须为后继的执行或处理装入指令和其他数据。注g在大型计算

16、系统中,术语主存储器比术语内存储器更常用。11. 01. 17缓冲存储器s缓存buffer storage; buffer 通过暂时存储,允许在具有不同传送特征的两个功能单元之间传送数据的一种专用的存储器或存储区域。注z缓冲存储器在非同步设备之间使用,或者两个设备中一个是串衔,一个是并行,或者两个设备分别有不同的传送速率。11. 01.18 高速缓冲存储器s高速缓存cache(皿emory)一种专用的缓冲存储器,比主存储器小但速度4快,用来保存从主存储器获得的可能在下一步为处理器所需要的指令和数据。11.01.19寄存器register 内部存储器的部分,有规定存储容量,通常是专用的。11.0

17、1.20输入输出通道input-output channel 种功能部件,处理在内部存储器和外国设备之间的数据传送.11.01.21 直接存储器存取direct memory access DMA(缩略i吾)DMA(abbreviation) 在主存储器和外国设备之间直接传送数据而不需要通过处理嚣处理数据的一种技术。11. 01.22 (输入输出)控制器(input -output )controller IOC(缩略语)IOC(abbreviation) 控制一个或多个输入输出通道的功能部件。11. 01. 23 输人输出J输入输出设备input output J input -output

18、 Junlt input output J ioput-output Jdevlce 将数据送入传出J送入或传出计算机的种设备。11. 02 寄存器11. 02. 01 指令寄存器instruction register 一种寄存器,用来保存供解释的指令e11.02.02 指令地址寄存器lostructioo address register 程序寄存器program register 指令指针寄存器Instruction pointer reglster 一种专用的寄存器,用来保存将要执行的下一条指令的地址。11. 02. 03 变址寄存器index register 种寄存器,其内容可用来

19、在执行祷计算机祷指令期间修改操作数铸地址。注.变址寄存器也可为查表用作计数器来控制循环的执行,控制徽组的使用,或用作开关,或用作指针。11.02.04 基址寄存器bllse (address) reglster 保存基地址的一种寄存器。:2i 2 GB/T 5271.11-2000 11.02.05 旗标寄存器,标志寄存器flag register 一种专用的寄存器,其中按在执行指令期间可能出现特定条件置位。11. 02. 06 中断寄存器interrupt regist町一种专用的寄存器,保存中断处理时所必需的数据。11. 02. 07 移位寄存器shift register 执行移位的一种

20、寄存器。11. 02. 08通用寄存器general pur肝脏register一组寄存器内通常可显示寻址的一个寄存器,能用作不同的用途,如用作累加器、索引寄存器或数据的特殊处理器。11.02.09 浮点寄存器f1oating-point reglster 在浮点表示法中用来操纵数据的一种寄存器。11. 02.10定点寄存器fixed-polnt reglster 在定点表示法中用来操纵数据的一种寄存器。11.02.11 累加器accumulator 一种寄存器,可以存入一个运算的操作撇,随后又由该运算的结果所替换。11.02.12 运算寄存器arithme!lc register 一种寄存器

21、,它保存算术运算或逻辖运算的操作数或运算结果。11.02.13 双倍三倍四倍N倍长寄存器double trlple quadruple N -tuple Iength reglster 双倍C三倍四倍N倍寄存器曲uhletrlple quadruple N -tuple reglster 两个三个四个JN个寄存器,作为一个寄存器起作用。注:双倍*寄存器可用于ga)在乘法中存储乘积$b)在除法中存储部分商和愈癫,c)在字符操纵中对字符串移位及存取.11.02.14 计时器p定时器!lmer 时钟寄存器c10ck reglster 一种寄存髓,其内容以度量时间的方式随规律的时间间隔改变.11.02

22、.15寄存器长度registerlength 寄存器的存储容量。11. 02.16 间隔计时器intervaJ !lmer 一种设备,它在特定时间段过去后即生成一个中断蕃信号。11.03 运算器11.03. 01 加法器adder一种功能单元,其输出数据所表示的数是其输入数据所表示的数之和。11.03.02 串行加法器serial adder 种加法器,其加法是对操作数的相应数逐位依次相加来完成的。11.03. 03 并行加法器parallel adder 一种加法器,其加法是对操作敬的所有相应数按位同时相加来完成的。11.03. 04 保留进位加法器carry-s8ve adder 一种加法

23、器,每个数位有三个输入、一个和输出和一个进位输出,并且加法器在一个运算循环中不传送进位数。11. 03. 05 半加器half adder 种组合电器,它具有27j GB/T 5271.11-2000 一一两个输入A和B;一-两个输出,其中个是没有进位的和S.另一个是进位C。其输出与输入关系如下表:输入A0101111 输入B0111011 没有进位的输出和S0111110 输出进位C0101011 11.03. 06 全加器full adder 一种组合电路,它具有三个输入z被加徽D、加数E和从另一个数位传送的进位数字F,一两个输出z没有选位的总和T和一个新的进位数字R.其输出与输入关系如下

24、表z输入被加数D010111110101111 输入加数E011101110111011 输入进位数F01010101 1 1 1 1 1 I 1 输出没有进位的和T011111011101011 输出进位数R。10101110111111全加器框图nup巳pr半加器C 或门s 半加穗C s R T 11- 03. 07 减法器subtracter 一种功能部件,其输出数据表示的数是其输入数据所表示的数之援。11.03. 08 半减器half subtracter 一种组合电路,它具有一两个输入g被减数G和减数比一-两个输出g没有进位的缠U和一个借数V。其输出与输入的关系如下表g输入被减数G。

25、10 1 1 1 1 输入减数H。1110l1输出没有进位的差U0111110 输出借数V。11101011- 03. 09 全减器full subtracter 一种组合电路,它具有2 .1 GBfT 5271.11-2000 三个输入z被减戴L减擞J和另一个运算传送的情撇K,一一两个输出:第一个数字与第三个数和借徽的总和之间无选位的差W,一个新的借数X。其输出与输入的关系如下表:输入被减数J010111110101111 输入减数011101110111011 输入借数K01010101 1 I 1 I 1 I 1 输出无进位的差W0 I 1 I 1 101 1 101 0 I 1 输出借

26、数X01110l0111110jl 全减器框图IJK G半加器U半加器s H v 或门C w X 11.03.10加减器时der-subtracter一种功能部件,根据所接收的控制信号充当加法器或精法器.注3加减器可设计成同时产生和与差。11.03.11 补码器complementer 一种功能部件,其输出徽据所表示的数是其输入徽据所表示之数的补码.11-03.12并行加法parallel addltlon 对操作数的所有数位的数字执行并行相加的一种加法.11.03. 13 串行加法serlal addltlon 对操作数的相应数位一位跟着一位执行相加的一种加法.11- 03. 14 离速进位

27、higb-sped四rry在并行加法中提高遁位处理速度的任何一个程序.例:逢九进位。11.03. 15 逢九(跳跃)避位standing-on-ninescarry 在+道圳的并行加法中,如果给定数位的当时的和为9,则把送至该位的进位跳过而送到下一个高位,并将该位由9变成0的一个过程.11- 03. 16 逐位迸位cascaded carry 在并行加法中,将每次加法所形成的部分和赞数同进位数再次相加,并将这个过程重复进行直到无进位为止的一个过程。11.03.17部分进位partial carry 在并行加法中,将部分或所有进位暂时存储而不是立即传送的一个过程。11.03. 18 完全避位co

28、mplete carry 在并行加法中,将每个避位都立即传送的一个过程。11.03.19 行波进位ripple carry 在并行加法中,在一个微位相加产生进位,该进位又传给下一个高位。11. 03. 20 比较器comparator 27.) GB/T 5271.11-2000 一种功能部件,它将两个数据项相比较并指出比较结果。11.03. 21 计数器可逆计数器unterreversible counter J 一种具有有限个状态的功能部件,每个状态表示一个数,当接收到适当的信号,该数就会增加L或减少J1或某个给定的常数。注。该部件通常能将表示的数返回到一个预定的值,例如零。11.03.2

29、2穰n计数器modulo- counter 一种计数器,当所表示的数在计数过程中达到最大值n一l时则回复到零。11.03. 23 置位(对计数器)to set (a counter) 使计数器处于与规定数相应的状态。11.03.24 复位(对计数器)to reset(a counter) 使计数器取处于与规定的起始数相应的状态。11. 04 转换器11.04.01 11.04.02 11.04.03 11.04.04 11- 04. 05 (数据)转换器(data)converter 一种功能部件,它将数据从一种表示变换成不同的但是等效的另一种表示。代码转换器code converter 一种

30、功能部件,通过用一种代码代替另一种代码,或者用-个编码字符集代替另一个编码字符集来改变数据的表示。编码器encoder 一种功能量事件,它有若干输入线和若干输出线,输入线在某一时刻最多只能有一根带有信号,输出线则可有若干根同时有倍号输出,而输出信号的组合表示一个代码,指出哪根输入线带有信号。解码器g译码器decoder 一种功能部件,它有若干输入线和输出线,其输入线上任何几根可带有信号,其输出线中则只能有一根有信号输出,而输入的组合表示一个代码,指出哪根输出线带有信号。串并转换器suticizergseMEl-paratlel converter 一种功能部件,它把时序信号转换为相应的一组且同

31、时并呈的信号。11.04.06并串转换器serializer , parallel-serial converter ,dynamlclzer 一种功能部件,它把一组同时并呈的信号转换为相应的时序信号。J7l) GB/T 5271.11-2000 汉i哥B 半加器.11.03.05半减器. . . . ., . . . . . 11. 03. 08 保留进位加法器11.03.04比较器. . . ., . . . . . . 11.03.20 编码器. . . .11.创.03变址寄存器., . . . . . . 11.02.03 标志寄存器.,. . . . 11.02.05 并串转换器.

32、 . . 11.04.06 并行加法.,. 11.03.12 并行加法器.,. 11.03.03 补码器. . . . . . . 11.03.11 部分进位. . . . . ., . . . 0. . 11.03.17 C 程序寄存器. .11.02.02 处理机. . ., . . . .-.11.01.01 处理器.,. . . . . . .11.01.01 串并转换器. . . . . 11. 04. 05 串行加法. . 11.03.13 串行加法器.11.03.02存储器. . . . 11.01.12 D 代码转换器., . . 11.04.02 定点寄存器. . 11.02

33、.10 定时器.11.02.14 多处理机.11.01.07F 逢九(跳跃)进位.11.03.15 浮点寄存器. . 11.02.09 辅助存储器. 11.01.15 复位(对计数器). . . 11. 03. 24 G 高速缓冲存储器. .11. 01.18 高速缓存. 11.01.18 索号|高速进位H. . 11.03.14 H 缓冲存储器.11. 01.17 缓存. . . . 11. 01. 17 J 基址寄存器. 11. 02. 04 计时器.11.02. 14 计数器可逆计数器.11.03.21 寄存器. . 11.01.19 寄存器长度. 11.02.15 加法器.H11.03

34、. 01 加减器.11. 03.10 间隔计时噩. 11.02.16 就法器. 11.03.07 解码器.11.04.04L 累加器. . . 11. 02. 11 流水线处理器. 11. 01. 09 M 模E计数器11.03.22N an吁句4d句dnHunHuwnHV 器储u器存储部存存内内内Q 旗标寄存器.11. 02. 05 全加器H.11.03.06全串串器.11.03.09s 时钟.11.01.04时钟寄存器.11.02.14 输入输出J输入输出设备. 11.01.23 277 GB/T 5271.11-2000 输入输出通道. . . . . . 11. 01. 20 (输入输

35、出)控制器. .11. 01.22 (数据)转换器.11.04.01数组处理器. . .,. . . . . . . . . .,. . 11.01. 10 双倍三倍四倍N倍长寄存器11.02.13双倍【三倍四倍N倍寄存器11.02.13算术C逻辑算术逻辑部件.,. 11.01.08 T 通用寄存器. . . . . . .11.02.08 w 外存., .11.01.15 外存储器. . . . .,. . . . . 11.01.15 完全进位. .,. . . . . .,. . 11. 03.18 微处理器.,. .11.01.06 x 向量处理器.,.11.01.10行波逝位.11.

36、03.19 英文A Y 移位寄存器. . . .,. . .11.02.07 译码器. . ., . . . . . . . .11. 04.04 运算寄存器. . . . 11. 02. 12 运算器.,. . . . .,. . . . . .,.11. 01.08 z 直接存储器存取.11.01.21指令地址毒存器. . . . . . . 11. 02 02 指令寄存器. . . 11. 02. 01 (指令)控制器.11.01.02指令指针寄存器. . . . 11. 02. 02 置位(对计数器). 11. 03. 23 中断寄存器. .,. . . .11.02.06 逐位进位.

37、 . . .,. . . . .11. 03. 16 主存储器.,. . . . .,. . . . . . 11.01. 16 主控制器. . . . . . . . . 11. 01. 03 主时钟. . . . . 11.01. 05 总线.,. . . . . . . . 11. 01. 11 索51 accumulator 11. 02. 11 11.03. 01 11.03.10 11.02.12 11. 01.08 11. 01. 10 11.01.15 adder . . .,. . . . . . . . . . . . . . .,. . adder-subtracter

38、arithmetlc register . . arithmetictogicarlthmetlc and togicunit array processor auxiliary storage B base (address )register . . buffer . . . . buffer storage bus C 11.02.04 11.01.17 11.01.17 11.01.11 cache (memory ) . . . . . . . . . . . . . . . ., . . . . H . . 11.01. 18 carry-save adder . . . . .

39、. . . . .,. . . . . . . . . . . ., 11.03. 04 )7H G/T 5271- 11-2000 cascaded carry . . . .,. . . clock . . . . . . . . . . . . . . . . . . . . ., .,. clock register code converter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . comparator . . . . . . . . complementer . . . complete carr

40、y counterreversible counter D (data)converter decoder . . . . . . . . . . . . . . . . H. . . . . . . . . . direct memory access doubletriple quadruple N-tuple Ienglh register . double triple quadruple N -tuple register dynamicizer . E encoder . . . . ., . external storage F 11. 03. 16 11. 01. 04 11.02.14 11. 04. 02 11. 03. 20 11.03.11 11. 03. 18 11. 03. 21

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 标准规范 > 国家标准

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1