GB T 15275-1994 8位微型计算机STD总线.pdf

上传人:boatfragile160 文档编号:196744 上传时间:2019-07-14 格式:PDF 页数:40 大小:2.56MB
下载 相关 举报
GB T 15275-1994 8位微型计算机STD总线.pdf_第1页
第1页 / 共40页
GB T 15275-1994 8位微型计算机STD总线.pdf_第2页
第2页 / 共40页
GB T 15275-1994 8位微型计算机STD总线.pdf_第3页
第3页 / 共40页
GB T 15275-1994 8位微型计算机STD总线.pdf_第4页
第4页 / 共40页
GB T 15275-1994 8位微型计算机STD总线.pdf_第5页
第5页 / 共40页
亲,该文档总共40页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、中华人民共和国国家标准位微型计算机总线发布实施国家技术监督局发布中华人民共和国国家标准位微型计算机总线国家技术监督局批准实施主题内容与适用范围本标准提供了将位微处理器用于廉价模块化总线结构的规范总线上的信号通常直接来自处理器并经过缓冲但不重新定时这种结构导致某些模板依附于处理器本标准提供了与器件无关的参数的核心技术规范而附录参考件提供了与各种处理器有关的参数本标准对小尺寸模板与大规模集成电路技术相结合的位微处理器总线标准给出定义从而建立了一种功能模板的概念对面向控制的系统设计提供了新途径标准模板的尺寸连接器和引出脚适宜于总线式的母板这就使任何一块模板插入任何一个插槽都能工作如图所示微处理器通过

2、总线接口控制模板的功能外围设备及输入输出设备的连接位于模板的边沿称为用户接口端这种布线方式形成一个由总线接口流经模板到用户接口的有规则的信号流外围设备及设备用其自身的连接器及电缆与系统相连完整的功能可以通过插入一块带电缆的模板以模块化方式加入到系统中去图总线的实现主题内容本标准规定的内容模板尺寸总线连接器总线引脚分配信号定义电气要求读写定时时序读写时间宽度参数本标准没有规定的内容模板功能用户接口互换性母板设计适用范围本标准适用于位微处理器位微处理器总线的实现亦可参照本标准采用说明本条内容是按照对的补充定义认定将信号置为逻辑状态母板包括连接器及互连走线的印制电路板模板由印制电路板及元器件组成的模

3、块此模块可以插到母板上主板控制总线信号传输的模板为主板而正在控制总线的主板为当前主板主管其他主板的模板为永久主板除永久主板外其他主板都是临时主板从板响应总线信号传输的模板为从板逻辑规范总线引脚分配总线引脚编排成如下五个功能组如图所示信号流向以当前主板为参考逻辑电源总线引脚数据总线引脚地址总线引脚控制总线引脚辅助电源总线引脚元件面电路面引脚信号名称信号流描述引脚信号名称信号流描述逻辑电源总线输入输入输入逻辑电源逻辑地电池电源输入输入输入逻辑电源逻辑地逻辑偏压数据总线输入输出输入输出输入输出输入输出数据总线地址扩展输入输出输入输出输入输出输入输出数据总线地址扩展地址总线输出输出输出输出输出输出输出

4、输出地址总线输出输出输出输出输出输出输出输出地址总线控制总线输出输出输入输出输出输出输出输出输入输出输出输出写存储器或地址选择扩展刷新定时状态总线应答中断应答等待请求系统复位来自处理器的时钟优先权链输出输出输出输入输出输出输出输入输入输入输入输入输入读存储器或存储器地址选择存储器扩展机器周期同步状态总线请求中断请求非屏蔽中断按钮复位辅助定时优先权链输入辅助电源总线输入输入辅助地辅助正电源输入输入辅助地辅助负电源图总线连接器引脚分配低电平有效信号描述电源总线引脚和引脚这种双电源总线适合于逻辑电源和模拟电源最多可提供个独立的电源及个独立的地如表所示独立的地使模拟线路与数字地分开实践中通常是在电源处

5、将所有的地连到一点表电源总线引脚分配引脚描述注释逻辑电源逻辑电源数字地逻辑电源地线后备电压电池电压逻辑偏置电压低电流逻辑电源辅助地辅助电源地线辅助正电源正直流电源辅助负电源负直流电源引脚上的逻辑电源和引脚上的数字地是所有模板要求的其他电源引脚是可选的数据总线引脚位双向态高电平有效数据总线的流向由当前主板来控制并受读写及中断响应信号的影响所有模板当不使用数据总线时应将其释放使之处于高阻状态在响应来自临时主板的总线请求输入时如在传输过程中永久主板应释放数据总线当扩充地址时可以复用数据总线用于地址扩展的引脚分配应如图所示定义地址总线引脚位态高电平有效地址由当前主板产生在响应临时主板的总线请求输入时永

6、久主板应释放地址总线通过在数据总线上复用位附加的地址位地址总线可以扩展到位地址扩展时引脚分配应如图所示地址总线提供条地址线对存储器或进行译码用存储器请求和请求控制线来区分这两种操作地址线的数目以及如何使用取决于微处理器类型如表所示表地址总线使用示例处理器类型存储器地址线的数目刷新期的地址线地址线的数目配置存储器配置低位低位低位低位低位采用说明原文为控制总线引脚控制总线的信号线分为部分存储器和控制外围器件定时时钟和复位中断和总线控制以及串行优先权链存储器和控制线为基本存储器及操作提供信号简单的应用也许只需要下面个控制信号所有的模板都应支持这条存储器和控制线引脚写到存储器或输出设备态低电平有效由当

7、前主板产生表示总线上的数据将被写到寻址的存储器或输出设备所选设备应使用该信号将数据写到存储器或输出口引脚从存储器或输入设备读态低电平有效由当前主板产生表示从存储器或输入设备读数据所选输入设备或存储器应使用该信号把数据送上数据总线引脚地址选择态低电平有效由当前主板产生表明是一个读还是写操作也可以用来控制处理器的从属外围器件引脚存储器地址选择态低电平有效由当前主板产生表明是存储器读还是写操作也可以用来控制处理器的从属外围器件引脚扩展态高电平扩展低电平启动由当前主板产生用来扩展或启动端口寻址低电平有效信号应启用基本的位地址空间模板对译码引脚存储器扩展态高电平扩展低电平启动由当前主板产生用来扩展或启动

8、存储器寻址低有效信号应启用基本的存储器地址空间存储器模板对译码也可用于存储器覆盖如引导操作控制模板可以关闭基本存储器而使用替换存储器外围器件定时控制线提供信号准许微处理器使用总线为它们各自的外围器件服务位总线是为任何位微处理器服务的然而多数外围器件只能为特定的微处理器工作总线上有条控制线用于外围器件定时这些线对应不同的微处理器有不同的定义因此它可使每种微处理器能支持它自己的外围器件举例见表需要外围器件定时控制线提供信号的模板要具体指定与它相关的微处理器引脚态低电平有效由当前主板或单独的控制模板产生它用于刷新动态存储器该信号的特性和定时关系可以是存储器或处理器的函数在不用刷新功能的系统中此信号可

9、用作任何专用存储器的控制信号采用静态存储器的系统可以不考虑信号引脚机器周期同步态低电平有效由当前主板产生该信号在处理器的每个机器周期出现一次确定机器周期的开始该信号确切的特性和定时关系取决于处理器保持外围器件与处理器操作同步它也可用于控制总线分析器该分析器可以逐个周期地分析总线操作可用于从数据总线中分离出复用的扩展寻址引脚状态控制线态低电平有效由当前主板产生用来为外围器件提供二次定时在有时应用作识别取指令周期的信号引脚状态控制线态低电平有效中断及总线控制线允许执行总线控制方案如直接存储器存取多处理器处理单步低速存储器掉电重新启动以及各种中断方式对于多个中断或总线请求的优先级可以采用串行或并行优

10、先级裁决方案表外围器件定时控制线示例处理器引脚引脚引脚引脚注低电平有效高电平读低电平写引脚总线应答低电平有效由永久主板产生表示总线可以由临时主板使用永久主板应通过释放总线和认定一个总线应答信号来响应总线请求在完成当前机器周期后发出如果有多个控制器都要占用总线该信号要与优先级信号组合使用引脚总线请求低电平有效集电极漏极开路由临时主板产生并通过释放所有的三态总线使永久主板挂起对总线的操作它应在当前的机器周期完成时释放总线用在需要对直接存储器存取的地方该信号可以是输入输出或是双向的这取决于支持的硬件环境引脚中断应答低电平有效由永久主板产生向发中断的设备表示准备响应该中断对于矢量中断在期间发中断的设备

11、应将矢量地址放到数据总线上如果有多个控制器都需要访问永久主板该信号可以与优先级信号组合使用引脚中断请求低电平有效集电极漏极开路可由任何功能从板产生用以中断永久主板上的处理器操作该信号最好能被处理器屏蔽和忽略除非它已经被软件启动如果处理器接受了中断则它以一个表示认可其他的操作则取决于处理器的类型中断处理软件以及支持该中断机制的硬件引脚等待请求低电平有效集电极漏极开路可以由任何主板或从板产生它应使当前主板的操作挂起直到该信号变高为止当前主板应在总线上保持一个有效地址的状态可以用来在处理器周期内插入等待状态例如慢速存储器操作以及单步操作等都使用该信号引脚非屏蔽中断低电平有效集电极漏极开路可由任何主板

12、或从板产生该信号对永久主板为最高优先级中断输入它应用做处理器的紧急信号处理如用于掉电指示时钟及复位线为总线提供基本时钟定时和复位能力引脚系统复位低电平有效集电极漏极开路由任何系统复位电路产生如加电检测电路或按钮复位电路所有需要初始化电路的模板都应使用引脚按钮复位低电平有效集电极漏极开路可由任何模板产生它作为系统复位电路的一个输入引脚来自永久主板的时钟信号由永久主板产生它是一个经缓冲的处理器时钟信号用于系统同步作为通用时钟源引脚控制信号可由任何模板产生用作专用时钟定时它可以是处理器时钟信号的倍值信号实时时钟信号或处理器的外部输入信号优先权链信号线用于串行的优先中断或总线请求规定的优先权链分配有条

13、总线引脚和凡参加优先权链的每块模板都有逻辑功能不需要优先权链的模板应在模板上短接和通过模板的优先权链方向是从右边的引脚到左边的引脚从用户接口端看去引脚优先权链输出高电平有效可由每一块模板产生该信号作为链路上的下一个较低优先级模板的输入需要优先级的模板应将板上的保持低电平引脚优先权链输入高电平有效由当前所有请求中断的模板中优先级最高的模板的直接产生当为高电平时将优先权传递给检测到该输入的模板对所与参予优先权链排队的模板输入端应有一个上拉电阻将信号上拉到以满足优先权的需要定时规范本章规定了与处理器无关的操作的定时规范即只有存储器和的读和写而与各种处理器类型有关的操作则包括在附录参考件中信号时序对于

14、存储器和的读写操作规定了相应的总线信号时序在总线中定义了这些信号的时序以保证各模板的兼容性地址选择信号时序扩展信号地址总线信号和请求信号是用来在存储器和读写操作中选择数据单元的这些信号称为地址选择信号并示于图扩展信号用来选择替换存储器或地址空间地址总线信号用于唯一标识存储器或空间内的数据单元请求信号用以选择是存储器操作还是操作各个地址选择信号可按任何次序出现最后出现的信号决定信号的定时所有地址选择信号在存储器和读写操作前必须稳定图地址选择信号时序读信号时序如图所示读时序由当前主板控制而数据总线信号除外它们是从存储器或模板来的响应图读信号时序读信号在被选定的存储器或单元上产生一个读操作读信号应在

15、地址选择信号期间改变状态但也可能同时改变读信号的后沿表示数据已被传送读信号在主板接收到数据以前始终保持数据总线有效数据总线信号包含了传给主板的数据字节这些信号一直保持稳定直到读信号去掉为止写信号时序如图所示写时序由当前主板控制地址选择数据和写信号都由当前主板产生数据总线信号包含要传送给存储器或的数据字节数据可以出现在写信号前沿的前后数据在写信号后沿前的一段特定时期内应保持稳定在写信号后沿后的一段特定时期内数据仍应保持稳定图写信号时序信号时间宽度信号时间宽度的定义是要使用户能够确定存储器模板或模板读写操作的兼容性读定时临界读定时是当前主板与存储器模板或与模板共同决定的当前主板控制读存取时间并对读

16、数据建立时间有要求存储器或设备有一定的读存取时间要求并控制读数据在总线上保持多长时间这些定时关系见图模板对读操作的兼容性取决于存储器或模板规定要求的读存取时间与主板可能的读存取时间的比较结果主板的应大于或等于存储器或模板的主板应规定最大有效读存取时间值等于的最小值减去的最小值图临界读定时存储器或模板应规定要求的最大读存取时间由于地址选择信号与读信号有可能同时出现必须规定其最坏情形下的读存取时间最大读数据保持时间写定时为保证兼容性临界写定时受存储器或模板所需的写数据建立时间和写数据保持时间的限制如图所示模板对写操作的兼容性取决于存储器或模板规定要求的写数据建立时间和保持时间与主板可能的写数据建立

17、和保持时间的比较结果主板的应大于或等于存储器或模板的主板的应大于或等于存储器或模板的主板应规定最小可能的写数据建立时间最小可能的写数据保持时间存储器或模板应规定要求的最小写数据建立时间要求的最小写数据保持时间图临界写定时电气规范本章规定了和总线接口的电气规范因为二者的门限特性不一样所以二种类型的模板不能在同一母板上使用电气规范最大额定值表给出的最大额定值是在模板连接器引脚处测量时不应超过的值不推荐使用这些值因为超过这些值就有可能损坏模板上的器件电源总线电压允差总线模板的逻辑操作需要电压当然针对不同模板的功能及设备类型的需要在电源总线上也可能用到表所列的其他电压电源信号是在模板引脚处而不是在母板

18、连线处测得的并应满足表中所列的电压要求逻辑信号特性总线设计成与工业标准的高速逻辑电平兼容所有的逻辑信号都应满足表所列的电压要求每块模板对每个总线信号最好只存在一个负载总线信号驱动器最好满足表所列的电流要求电容输入负载最大应为集电极开路信号应有一个的上拉电阻上拉电阻最好放在永久主板上表最大电压额定值参数极限值参考点加至逻辑输入或被禁止的三态输出的正压逻辑地引脚加至逻辑输入或被禁止的三态输出的负压逻辑地引脚表电源总线电压额定值模板引脚信号名称电源电压允差参考点逻辑地引脚至逻辑地引脚逻辑地引脚辅助地引脚辅助地引脚表逻辑信号电压额定值参数测试条件最小最大高电平输出电压低电平输出电压高电平输入电压低电平

19、输入电压电气规范最大额定值表给出的最大额定值是在模板连接器引脚处测量时不应超过的值不推荐使用这些值因为超过这些值就有可能损坏模板上的器件电源总线电压允差总线模板的逻辑操作需要电压当然针对不同模板的功能及设备类型的需要在电源总线上也可能用到表所列的其他电压电源信号是在模板引脚处而不是在母板连线线处测得的并应满足表中给出的电压要求逻辑信号特性总线设计成与工业标准的逻辑电平兼容所有的逻辑信号都应满足表所列的电压要求每块模板对每个总线信号最好只存在一个负载总线信号驱动器最好满足表所列的电流要求集电极开路信号应有一个的上拉电阻上拉电阻最好放在永久主板上表最大电压额定值参数极限值参考点加至逻辑输入或被禁止

20、的三态输出的正压逻辑地引脚加至逻辑输入或被禁止的三态输出的负压逻辑地引脚表电源总线电压额定值模板引脚信号名称电源电压允差参考点逻辑地引脚至逻辑地引脚逻辑地引脚辅助地引脚辅助地引脚表逻辑信号电压额定值参数测试条件最小最大高电平输出电压低电平输出电压高电平输入电压低电平输入电压采用说明原文有误端接技术本标准没有规定母板的端接要求母板上分布的电气特性使得它们在进行长距离快速上升及下降时间的操作中相当于一条传输线这些特性决定于以下诸因素母板的长度和布置所用连接器的类型以及插入母板的模板数量和位置这些特性一般通过对母板上的信号进行端接而加以控制低速运行的处理器可以有效地在短的母板上进行操作而不用端接高速

21、运行的处理器和长母板需要对母板进行适当的设计和端接机械规范模板尺寸电路模板应符合图和表给出的尺寸这些尺寸不包括模板拔肩及接口连接器如果模板不符合表所列的最小间距要求则应规定其实际需要间距模板侧面轮廓尺寸板间最小间距要求考虑如下因素器件高度引脚焊点高度模板之间净剩间隙以及印制板的厚度按最小间距设计的模板应满足表的要求总线连接器总线连接是通过印制电路板边缘的连接器实现的与连接器匹配连接的是模板边缘的条引脚对相邻两引脚中心之间的间距为模板的拔肩每一个模板都有一个单板拔肩装在右上角如图所示模板定位模板按一定的极性方向定位以防止上下插反按极性定位的模板在引脚与之间应有一个偏置定位槽如图所示模板的定位槽不

22、应开在引脚与之间以免极性定位无效表模板尺寸参数标称值公差模板长度模板高度包括镀层的印制板厚度模板间距表最小间距下模板的侧面轮廓尺寸参数最大最小元件高度元件引线焊点高度相邻模板间净剩间隙图模板极性定位的定位槽位置和尺寸公差给出到小数点二位的尺寸为给出到小数点三位的尺寸为注模板的顶边缘和底边缘应按尺寸规定不得有任何元件图总线模板外形公差给出到小数点二位的尺寸为给出到小数点三位的尺寸为图总线模板边缘连接器的设计附录的使用说明位微型计算机总线标准对组装任何位微处理器都定义了物理和电气要求对存储器和操作也定义了定时时序和定时宽度参数各种时钟定时及处理器类型并不支持标准的定时本标准包括的定时附录以流行微处

23、理器为例指导大家把这些处理器应用于本标准或许要用一个组合术语来表明标准和处理器相关性的吻合就是一个例子它表明既符合本标准又与关于特性的附录参考件保持一致定时附录的使用指南如下对有代表性的处理器系列型号有一个专门的附录用来描述实际应用每一个附录都定义了条用于某种处理器和外围器件定时线这条定时线曾在条论述过它们是引脚引脚引脚引脚每一个附录都给出了某种处理器系列型号的波形和定时规范定时和波形规定见条中的参数存储器和读定时参考读数据存取时间读数据建立时间读存取时间读数据保持时间存储器和写定时参考写数据建立时间写数据保持时间当需要时也规定了附加定时以支持处理器系列的外围器件全部定时主要是针对非技术性用户

24、而给出的非技术性用户用不着通过计算来求得临界定时参数采用说明第章对应于的附录引言附录总线实践参考件引言本附录包含的内容有助于使和系列微处理器及外围器件的应用符合本总线标准包括外围器件控制线定义和总线定时如图所示外围器件控制信号表所示的条外围器件定时控制线分配给系列除另有注解说明以外这些信号支持本总线标准中定义的用途引脚在微处理器中无因此也没有规定其用法引脚机器周期同步对于所有的微处理器信号是由时钟信号或的等效信号来产生引脚状态控制线见表引脚状态控制线对于所有的微处理器是由信号产生的表外围器件控制信号处理器引脚引脚引脚引脚注低电平有效高电平读低电平写总线定时本附录中定义的信号通常是受总线执行情况

25、制约的信号器件生产厂家的规范可以用于其他定时给出的定时波形及量值来自器件规范信号通常直接来自处理器并经过缓冲而不需要重新定时但在实际应用中这些量值的实用性及适用性则要由用户决定设计定时时使用下列约定除非另有说明全部总线信号的定时均参照相应的控制信号全部时间均参照定义的平均电压电平时钟的上升和下降时间最大为全部时间均以纳秒为单位符号参数最小最大最小最大时钟周期变高之后地址或保持时间变高之后数据保持时间地址建立至数据有效时间数据建立至变高时间地址建立至请求变低时间请求变低至数据有效时间变低至数据有效时间脉冲宽度注时间均以纳秒为单位图总线的读定时符号参数最小最大最小最大时钟周期变高之后地址或保持时间

26、变高之后数据保持时间变高之后数据保持时间地址建立至变高时间地址建立至请求变低时间请求变低至数据有效时间脉冲宽度注时间均以纳秒为单位图总线的写定时符号参数最小最大最小最大变低之后至变低时间变高之后至变高时间变低之后至总线释放时间变高之后至总线被驱动时间注时间均以纳秒为单位图总线的总线请求定时符号参数最小最大最小最大地址或请求之后变低时间宽度仅时间注时间均以纳秒为单位图总线的等待请求定时附录总线实践参考件引言本附录包含的内容有助于使系列微处理器及外围器件的应用符合本总线标准包括外围器件控制线定义和总线定时如图所示外围器件控制信号如下所示的条外围器件定时控制线分配给系列除另有注释说明以外这些信号支持

27、本总线标准中定义的用途引脚在微处理器中无因此也没有规定其用法引脚机器周期同步由的信号产生信号的上升沿用于锁存低位地址线引脚状态控制线由的信号产生该信号可与一起译码用于标识器件生产厂家定义的机器周期类型引脚状态控制线由的信号产生该信号可与一起译码用于标识器件生产厂家定义的机器周期类型总线定时本附录中定义的信号通常是受总线执行情况制约的信号器件生产厂家的规范可以用于其他定时给出的定时波形及量值来自器件规范信号通常直接来自处理器并经过缓冲而不需要重新定时但在实际应用中这些量值的实用性及适用性则要由用户决定设计定时时使用下列约定除非另有说明全部总线信号的定时均参照相应的控制信号全部时间均参照定义的平均

28、电压电平全部时间均以纳秒为单位符号参数最小最大最小最大最小最大时钟周期变高之后地址有效时间变高之后数据保持时间变高之后请求保持时间地址建立至数据有效时间变低至数据有效时间数据建立至变高时间脉冲宽度注时间均以纳秒为单位图总线的读定时存储器输入及中断符号参数最小最大最小最大最小最大时钟周期变高之后地址有效时间变高之后数据保持时间变高之后地址保持时间变高之后数据保持时间地址建立至变高时间数据建立至变高时间脉冲宽度注时间均以纳秒为单位图总线的写定时存储器及输出符号参数最小最大最小最大最小最大时钟周期变高之后总线被驱动时间变低之后总线释放时间变高之后保持时间变低至变高时间变低至变高时间注时间均以纳秒为单

29、位图总线的总线请求定时符号参数最小最大最小最大最小最大时钟周期变低之后保持时间地址建立至变低时间变低至变低时间注时间均以纳秒为单位图总线的等待请求定时附录总线实践参考件引言本附录包含的内容有助于使系列微处理器及外围器件的应用符合本总线标准包括外围器件控制线定义和总线定时如图所示外围器件控制信号如下所示的条外围器件定时控制线分配给系列除另有注释说明以外这些信号支持本总线标准中定义的用途引脚由的信号产生信号在取操作码周期的到之间出现当变低时出现的信号表示在地址线上有存储器刷新地址引脚机器周期同步是由的及周期信号相或得到的的定时随机器周期的类型而变化引脚状态控制线由的信号产生并在取操作码及中断应答期

30、间出现对于每一个操作码字节出现一次这样对于二字节操作码指令信号就出现二次先于中断应答周期在和之前出现当变成低电平时外围器件最好封锁线以使外围器件纳入到优先链变成低电平时发出中断的器件应保持为低电平引脚状态控制线在系列中未定义优先权链应用引脚优先权链输出该信号传送到下一个较低优先级模板的输入上请求中断的模板应保持为低电平如果模板不发中断则与相连如果为低电平则外围模板应封锁其改变信号的能力当为低电平时仅当改变时也应改变这时允许传送优先权链信号在矢量中断系统中如果二字节操作码的第一个字节为第二个字节正在取则发出中断的器件在没有应答前也应驱动线为高电平这就允许已被中断和应答的较低优先级器件能够检测中断

31、状态的返回信号每个设备应检测指令的出现如果输入为高电平则应清除它的中断状态一旦中断状态被清除该器件就可以产生另外的中断引脚优先权链输入该信号直接来自下一个较高优先级模板的当为低电平而输入为高电平时发出中断的模板可以将其矢量送上数据总线申请并收到中断应答的模板应监测该输入如果为高电平并且在数据总线上检测到一个中断返回该器件应清除它的中断状态器件链中优先级最高的器件应将其线电平拉高总线定时本附录中定义的信号通常是受总线执行情况制约的信号器件生产厂家的规范可以用于其他定时给出的定时波形及量值来自器件规范信号通常直接来自处理器并经过缓冲而不需要重新定时但在实际应用中这些量值的实用性及适用性则要由用户决

32、定设计定时时使用下列约定除非另有说明全部总线信号的定时均参照总线上的信号全部时间均参照定义的平均电压电平全部时间均以纳秒为单位来自的信号经过最大延时为到最小延时为的缓冲信号从它产生开始算起最大延时为信号由模板产生总线主板数据缓冲方向来自于信号符号参数最小最大最小最大最小最大时钟周期变低之后地址有效时间变低至变高时间变高至变低时间变高至变低时间变低至变高时间变低至变低时间变低至变高时间变低至变低时间变低至变高时间变高之后数据保持时间地址建立至变低时间数据建立至变高时间读数据存取时间读存取时间高脉冲宽度供刷新用的低脉冲宽度注时间均以纳秒为单位图总线的取操作码和刷新定时符号参数最小最大最小最大最小最

33、大时钟周期变低至地址有效时间变高至变低时间变高至变高时间变高至变低时间变高至变高时间变高之后数据保持时间地址有效至变低时间数据有效至变高时间读数据存取时间读存取时间注时间均以纳秒为单位图总线的存储器读不取操作码符号参数最小最大最小最大最小最大时钟周期变低至地址有效时间变高至变低时间变高至变高时间变高至变低时间变高至数据有效时间变高之后数据保持时间数据有效至变高时间地址有效至变低时间脉冲宽度注时间均以纳秒为单位图总线的写定时符号参数最小最大最小最大最小最大时钟周期变低至地址有效时间变低至变低时间变高至变高时间变低至变低时间变高至变高时间变高之后数据保持时间数据有效至变高时间地址有效至变低时间数据

34、有效至变低时间注时间均以纳秒为单位等待状态由自动插入图总线的输出定时符号参数最小最大最小最大最小最大时钟周期变低至地址有效时间变低至变低时间变高至变高时间变低至变低时间变高至变高时间变高之后数据保持时间地址有效至变低时间数据有效至变高时间读数据存取时间读存取时间注时间均以纳秒为单位等待状态由自动插入图总线的输入定时符号参数最小最大最小最大最小最大时钟周期变低至变低时间变高至变高时间变低至总线释放时间变高至总线被驱动时间变低至数据总线释放时间变高至数据总线被驱动时间变低至变低时间变高至变低时间注时间均以纳秒为单位图总线的总线请求定时符号参数最小最大最小最大最小最大时钟周期变低至变低时间变低至变高

35、时间变低至地址有效时间变低至变低时间变低至变高时间变高至变低时间变低至变高时间变低之后保持时间变高之后数据保持时间变低至变低时间数据有效至变低时间注时间均以纳秒为单位等待状态由自动插入图总线的中断请求定时符号参数最小最大最小最大最小最大时钟周期脉冲宽度注时间均以纳秒为单位图总线的非屏蔽中断定时符号参数最小最大最小最大最小最大时钟周期变高之后变高或变低变低或变高至变高注时间均以纳秒为单位图总线的等待状态定时附录总线实践参考件引言本附录包含的内容有助于使系列微处理器及外围器件的应用符合本总线标准包括附加总线信号定义外围器件控制线定义和总线定时如图所示总线信号定义下列总线信号对于作了进一步的定义这些

36、信号支持本标准中定义的用途在注释中给出了具体的使用说明数据总线如本标准中定义的那样通过把数据总线复用为地址扩展线数据总线支持扩展的寻址地址总线通过使用信号地址总线支持位寻址来取代位寻址引脚扩展当地址在定义的位范围之内时应驱动为低电平而当地址超出位范围时可驱动为高电平这就允许按照本总线标准定义使用位寻址的模板引脚存储器扩展当存储器地址在定义的位范围时应驱动为低电平而当存储器的地址超出此范围时可驱动为高电平这就允许按照本总线标准定义使用位寻址的存储器模板外围器件控制信号如下所示的条外围器件定时控制线分配给系列除另有注释说明以外这些信号支持本总线标准中定义的用途引脚在系列中无因此也没有规定其用法引脚

37、机器周期同步由器件生产厂家定义的的信号产生用于从数据总线中按照总线定时定义分离出高位地址线引脚状态控制线由器件生产厂家定义的的信号产生引脚状态控制线由器件生产厂家定义的的信号产生总线定时本附录中定义的信号通常是受总线执行情况制约的信号器件生产厂家的规范也可以用于其他定时给出的定时波形和量值来自系列规范信号通常直接来自处理器并经过缓冲而不需要重新定时但在实际应用中这些量值的实用性及适用性则要由用户决定设计定时时使用下列约定除非另有说明全部总线信号的定时均参照时钟信号全部时间均参照定义的平均电压电平全部时间均以纳秒为单位符号参数最小最大最小最大时钟周期变高宽度变低宽度变高至变低时间变低至变高时间变

38、高至时间变高至有效时间变高至有效时间变高至有效时间变低之后保持时间变低之后保持时间变低之后保持时间变低之后保持时间脉冲宽度注时间均以纳秒为单位图总线的时钟及状态定时符号参数最小最大最小最大变高至变低时间变低至变高时间变高至时间地址至数据有效时间地址有效至数据有效时间变高至地址有效时间变高至变低时间变高至变高时间变低至数据有效时间变低之后保持时间变高之后地址保持时间变高之后数据保持时间地址建立至变高时间数据建立至变高时间脉冲宽度脉冲宽度变高之后数据保持时间注时间均以纳秒为单位图总线的读定时符号参数最小最大最小最大变高至变低时间变低至变高时间变高至时间变高至地址有效时间变高至数据有效时间变高至变低

39、时间变高至变高时间变低之后保持时间变高之后地址保持时间变低之后数据保持时间变高之后数据保持时间地址建立至变高时间脉冲宽度脉冲宽度注时间均以纳秒为单位图总线的写定时符号参数最小最大最小最大变高至地址有效时间变高至变低时间变高至变高时间变高至数据呈三态时间变低至从级联时间变高至地址呈三态时间变高从级联到时间变高至被驱动时间变高之后数据保持时间变高之后级联有效时间变高之后级联有效时间数据建立至变高时间注时间均以纳秒为单位在第一和第二个之间可能随着出现附加时钟周期如果处理器内部时序已排满这些周期的出现并不影响系统操作只影响响应时间中断控制器的级联线如器件对级联信号和可能使用地址线和凡未纳入中断周期的主

40、板在此周期期间必须浮动其地址总线主板和从板均可能产生级联地址给出的级联地址定时是由从板产生的当从板提供矢量该矢量在第二个时被送到主板上如果矢量在主板上产生在矢量时间内数据总线无效在期间可由主板驱动但对中断周期无意义图总线的中断定时采用说明原文为符号参数最小最大最小最大变高至变低时间变低至变高时间变高之后保持时间变低建立至变高时间变高建立至变低时间地址建立至变低时间脉冲宽度注时间均以纳秒为单位对于时钟信号的任一边缘可能被认定为低电平图总线的等待请求定时符号参数最小最大最小最大变高至变低时间变高至变高时间变低至数据总线呈三态时间变高至数据被驱动时间变低至地址总线呈三态时间变高至地址总线被驱动时间变低至控制总线呈三态时间变高至控制被驱动时间注时间均以纳秒为单位所示的定时为异步控制总线包括和图总线的总线请求定时附加说明本标准由中华人民共和国机械电子工业部提出本标准由机械电子工业部电子标准化研究所归口本标准由中国计算机系统工程公司机械电子工业部电子标准化研究所负责起草本标准主要起草人孙凤云邵坚贾文彬杨忠凤程文欣本标准等同采用美国电气与电子工程师协会标准位微型计算机总线系统总线

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 标准规范 > 国家标准

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1