ITU-T X 22 FRENCH-1988 MULTIPLEX DTEIDCE INTERFACE FOR USER CLASSES 3-6《用户类别3-6的多路复用数据终端设备(DTE) 数据电路终接设备(DCE)接口》.pdf

上传人:feelhesitate105 文档编号:804822 上传时间:2019-02-04 格式:PDF 页数:7 大小:84.85KB
下载 相关 举报
ITU-T X 22 FRENCH-1988 MULTIPLEX DTEIDCE INTERFACE FOR USER CLASSES 3-6《用户类别3-6的多路复用数据终端设备(DTE) 数据电路终接设备(DCE)接口》.pdf_第1页
第1页 / 共7页
ITU-T X 22 FRENCH-1988 MULTIPLEX DTEIDCE INTERFACE FOR USER CLASSES 3-6《用户类别3-6的多路复用数据终端设备(DTE) 数据电路终接设备(DCE)接口》.pdf_第2页
第2页 / 共7页
ITU-T X 22 FRENCH-1988 MULTIPLEX DTEIDCE INTERFACE FOR USER CLASSES 3-6《用户类别3-6的多路复用数据终端设备(DTE) 数据电路终接设备(DCE)接口》.pdf_第3页
第3页 / 共7页
ITU-T X 22 FRENCH-1988 MULTIPLEX DTEIDCE INTERFACE FOR USER CLASSES 3-6《用户类别3-6的多路复用数据终端设备(DTE) 数据电路终接设备(DCE)接口》.pdf_第4页
第4页 / 共7页
ITU-T X 22 FRENCH-1988 MULTIPLEX DTEIDCE INTERFACE FOR USER CLASSES 3-6《用户类别3-6的多路复用数据终端设备(DTE) 数据电路终接设备(DCE)接口》.pdf_第5页
第5页 / 共7页
点击查看更多>>
资源描述

1、UNION INTERNATIONALE DES TLCOMMUNICATIONS5)4 4 X.22SECTEUR DE LA NORMALISATIONDES TLCOMMUNICATIONSDE LUIT2 3%!58 05“,)#3 0/52 $/ %3).4%2(b) que la Recommandation X.21 dfinit linterface entre lquipement terminal de traitement de donnes(ETTD) et lquipement de terminaison du circuit de donnes (ETCD) po

2、ur un fonctionnement synchrone dans lesrseaux publics pour donnes;(c) quil est souhaitable que soient normalises les caractristiques de linterface servant au transfert dun train dedonnes multiplex entre un ETTD et un ETCD dun rseau public pour donnes,recommande lunanimitque linterface entre lETTD et

3、 lETCD, dans un rseau public pour donnes utilisant le multiplexage des voies etune transmission synchrone, soit conforme aux spcifications de la prsente Recommandation.1 Porte1.1 La prsente Recommandation dfinit linterface entre un ETTD et un ETCD fonctionnant 48 000 bit/s parmultiplexage de plusieu

4、rs voies dabonn conformes la Recommandation X.21 et employant un mode de transmissionsynchrone.1.2 Le nombre de voies dabonn conformes la Recommandation X.21 est limit par le nombre de lignes dabonnsquautorise la structure de multiplexage du rseau (voir le 4).1.3 Tous les services prvus dans la Reco

5、mmandation X.21 peuvent tre assurs.2 Elments de linterface physique ETTD/ETCD (voir le tableau 1/X.22)2.1 Caractristiques lectriquesLes caractristiques lectriques des circuits de jonction du ct ETCD et du ct ETTD de linterface doivent treconformes aux spcifications de la Recommandation X.27 avec ter

6、minaison du cble dans la charge.2.2 Caractristiques mcaniquesLes caractristiques mcaniques de la norme ISO 4903 (connecteur dinterface ETTD/ETCD 15 broches etaffectation du nombre de contacts) sont applicables.2.3 Caractristiques de fonctionnement des circuits de jonctionLes dfinitions des circuits

7、de jonction (G, T, R, C, I, S et F) sont donnes dans la Recommandation X.24 etau 4.2 Fascicule VIII.2 - Rec. X.22TABLEAU 1/X.22Circuit de DsignationSensObservationsjonctionvers lETCD de lETCDGTRCISFTerre de signalisation ou retour communEmissionRceptionCommandeIndicationBase de temps pour les lments

8、 du signalReconnaissance du dbut de trameXXXXXXVoir la remarqueRemarque Ce conducteur peut servir rduire le brouillage des signaux linterface. En cas dutilisation dun cble deconnexion arm, les conditions particulires de connexion font lobjet de la Recommandation X.24 et de la norme ISO 4903.2.4 Proc

9、dures de commande dappel et de dtection des drangementsLes procdures de commande dappel et de dtection des drangements sont conformes aux spcifications de laRecommandation X.21 sur chaque voie dabonn indpendamment des autres voies dabonn.2.4.1 Etats de reposLes tats de repos sont conformes aux dispo

10、sitions du 2.5 de la Recommandation X.21.2.4.2 Dtection des drangementsPour ce qui est des types de dtection des drangements qui affectent le circuit rcepteur, voir le 9 de laRecommandation X.27.2.4.2.1 Drangements des circuits de jonctionLETTD doit interprter un drangement sur le circuit R avec r =

11、 0 sur toutes les voies utilisant le type 2 dedtection des drangements, un drangement sur le circuit I avec i = OUVERT sur toutes les voies utilisant le type 1 dedtection, et un drangement sur les circuits R et I avec r = 0, i = OUVERT (ETCD non prt) sur toutes les voies.Ou bien, sur lun des circuit

12、s R ou I, un drangement peut tre interprt par lETTD avec r = 0, i = OUVERT(ETCD non prt) en utilisant le type 3 de dtection.LETCD interprte un drangement sur le circuit T avec t = 0 sur toutes les voies utilisant le type 2 de dtection,un drangement sur le circuit C avec c = OUVERT sur toutes les voi

13、es utilisant le type 1 de dtection et un drangementsur les deux circuits T et C avec t = 0, c = OUVERT sur toutes les voies (ETTD non prt automatique).Ou bien, un drangement sur lun des circuits T ou C peut tre interprt par lETCD avec t = 0, c = OUVERT(ETTD non prt automatique), en utilisant le type

14、 3 de dtection.2.4.2.2 Drangement de LETCDLindication dun drangement de lETCD est conforme aux dispositions du 2.6.2 de la Recommandation X.21.Un drangement de lETCD peut affecter toutes les voies dabonn linterface ETTD/ETCD.2.4.2.3 Base de temps pour les lments du signalLa base de temps pour les lm

15、ents du signal est conforme aux dispositions du 2.6.3 de laRecommandation X.21.2.4.3 Elments de la phase de commande de lappelLes lments de la phase de commande de lappel, pour chaque voie, sont conformes aux dispositions du 4 de laRecommandation X.21 sauf si une base de temps pour les multiplets ne

16、st pas utilise.Fascicule VIII.2 - Rec. X.22 32.4.4 Phase de transfert des donnesLa phase de transfert des donnes est conforme, pour chaque voie, aux dispositions du 5 de laRecommandation X.21.2.4.5 Phase de librationLa phase de libration est conforme, pour chaque voie, aux dispositions du 6 de la Re

17、commandation X.21.3 Alignement des caractres de commande de lappel et contrle des erreurs3.1 Alignement des caractresPour que lETTD et lETCD puissent changer linformation ncessaire la commande des appels, il estncessaire dassurer un alignement correct des caractres. Chaque squence de caractres de co

18、mmande dappel destination ou en provenance de lETCD doit tre prcde dau moins deux caractres contigus 1/6 (“SYN”).3.1.1 Certaines Administrations exigent que lETTD aligne les caractres de commande dappel transmis par lETTDsur les caractres SYN remis lETTD ou sur les signaux mis sur le circuit de jonc

19、tion de reconnaissance du dbut detrame (F).3.1.2 Certaines Administrations permettent que les caractres de commande dappel soient transmis par lETTDindpendamment des caractres SYN remis lETTD.3.2 Contrle des erreursLa parit impaire spcifie dans la Recommandation X.4 sapplique lchange de caractres de

20、 lAI n 5 pour lacommande dappel.4 Structure de multiplexageSelon la structure de multiplexage utilise par le rseau, la structure du train de bits multiplex pourra prendredeux formes diffrentes.4.1 Structure de multiplexage dans les rseaux fournissant des multiplets 6 bitsLETCD met vers lETTD, et en

21、reoit, un train de bits multiplex entrelacement de multiplets de 6 bitscontenant plusieurs voies dabonn. La rpartition des voies dabonn doit tre la suivante:5 voies (phases)de 9600 bit/s, ou10 voies de 4800 bit/s, ou20 voies de 2400 bit/s, ou80 voies de 600 bit/s, ouune combinaison approprie de dbit

22、s binaires de voies correspondant un dbit composite de 48 kbit/s.La structure de multiplexage est subdivise en 5 phases de 9600 bit/s, chaque phase tant homogne par rapportaux dbits binaires dabonn.4.1.1 Circuits de jonction et mthode de signalisation linterfaceLa figure 1/X.22 montre les circuits d

23、e jonction entre lETTD et lETCD et la figure 2/X.22 contient undiagramme de temps pour les signaux.La signalisation sur les circuits de jonction est la suivante:Les circuits dmission (T) et de rception (R) acheminent dans un seul intervalle de temps 6 lments binaires(voir la figure 2/X.22) les bits

24、de donnes conscutifs relatifs une voie dabonn.Les circuits de commande (C) et dindication (I) acheminent les signaux de niveau appropri conformment laRecommandation X.21 sur la voie de donnes qui achemine dans le mme intervalle de temps des bits sur les circuits dedonnes respectifs.4 Fascicule VIII.

25、2 - Rec. X.22Le changement dtat du circuit C se produit lors du passage de ltat OUVERT ltat FERM du circuit S, audbut du premier bit du multiplet 6 bits. Ltat du circuit C se maintient durant tout le multiplet 6 bits.Le changement dtat du circuit I se produit lors du passage de ltat OUVERT ltat FERM

26、 du circuit S, audbut du premier bit du multiplet 6 bits et ltat se maintient durant tout le multiplet 6 bits.La base de temps pour les lments du signal (S) assure la transmission continue isochrone 48 kbit/s.Le circuit de reconnaissance du dbut de trame (F) indique le dbut de la trame en faisant ap

27、paratre ltatOUVERT pour le dernier bit de chaque trame. Sagissant de rseaux utilisant le multiplexage indiqu au 2 de laRecommandation X.50, la longueur de la trame est de 480 bits. Dans les rseaux utilisant le multiplexage indiqu au 3de la Recommandation X.50, dans lequel le dbit dusager de 600 bit/

28、s nest pas inclus, la longueur de la trame estde 120 bits.4.2 Structure de multiplexage dans un rseau fournissant des multiplets de 8 bitsLETCD envoie lETTD, et en reoit, un train de bits multiplex par entrelacement de multiplets de 8 bits etcontenant un certain nombre de voies dabonn. La rpartition

29、 des voies dabonn doit tre la suivante:5 voies (phases)de 9600 bit/s, ou10 voies de 4800 bit/s, ou20 voies de 2400 bit/s, ou80 voies de 600 bit/s, ouune combinaison approprie de dbits binaires de voies correspondant un dbit composite de 48 kbit/s.Le train de bits multiplex est subdivis en 5 phases d

30、e 9600 bit/s, chaque phase tant homogne par rapport auxdbits dabonn.4.2.1 Circuits de jonction et mthode de signalisation linterfaceLes circuits de jonction entre lETTD et lETCD sont indiqus la figure 1/X.22 et un diagramme de temps pourles signaux est donn la figure 3/X.22. La signalisation sur les

31、 circuits de jonction est la suivante:Les circuits dmission (T) et de rception (R) acheminent dans un seul intervalle de temps 8 lments binaires(voir la figure 3/X.22) les bits de donnes conscutifs de lusager pour chaque voie dabonn.Les circuits de commande (C) et dindication (I) acheminent les sign

32、aux de niveau appropri conformment laRecommandation X.21 sur la voie de donnes qui achemine des bits dans le mme intervalle de temps sur les circuits dedonnes respectifs.Le changement dtat du circuit C se produit lors du passage de ltat OUVERT ltat FERM du circuit S, audbut du premier bit du multipl

33、et 8 bits. Ltat du circuit C se maintient durant tout le multiplet 8 bits.Le changement dtat du circuit 1 se produit lors du passage de ltat OUVERT ltat FERM du circuit S, audbut du premier bit du multiplet 8 bits et ltat se maintient durant tout le multiplet 8 bits.La base de temps pour les lments

34、du signal (S) assure une transmission isochrone continue 48 kbit/s.Le circuit de reconnaissance du dbut de trame (F) indique le dbut de la trame, ltat OUVERT apparaissantpour le dernier bit de chaque trame de 640 bits. A titre facultatif, chaque dbut de trame peut tre suivi dun codeindiquant lattribution effective des voies. Ce service complmentaire ncessite un complment dtude.5 Boucles dessaiLtablissement de boucles dessai pour les essais de lETTD et la maintenance du rseau ncessite uncomplment dtude.Fascicule VIII.2 - Rec. X.22 5

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 标准规范 > 国际标准 > 其他

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1