【计算机类职业资格】中级软件设计师上午试题-计算机组成与结构(一)-1及答案解析.doc

上传人:figureissue185 文档编号:1323075 上传时间:2019-10-17 格式:DOC 页数:13 大小:79.50KB
下载 相关 举报
【计算机类职业资格】中级软件设计师上午试题-计算机组成与结构(一)-1及答案解析.doc_第1页
第1页 / 共13页
【计算机类职业资格】中级软件设计师上午试题-计算机组成与结构(一)-1及答案解析.doc_第2页
第2页 / 共13页
【计算机类职业资格】中级软件设计师上午试题-计算机组成与结构(一)-1及答案解析.doc_第3页
第3页 / 共13页
【计算机类职业资格】中级软件设计师上午试题-计算机组成与结构(一)-1及答案解析.doc_第4页
第4页 / 共13页
【计算机类职业资格】中级软件设计师上午试题-计算机组成与结构(一)-1及答案解析.doc_第5页
第5页 / 共13页
点击查看更多>>
资源描述

1、中级软件设计师上午试题-计算机组成与结构(一)-1 及答案解析(总分:50.00,做题时间:90 分钟)一、B单项选择题/B(总题数:2,分数:50.00)地址编号从 80000H 到 BFFFFH,且按字节编址的内存容量为_KB,若用16K4bit 的存储器芯片构成该内存,共需_片。(分数:45.00)(1). A.128 B.256 C.512 D.1024(分数:2.50)A.B.C.D.(2). A.8 B.16 C.32 D.64(分数:2.50)A.B.C.D.(3).在程序执行过程中,Cache 与主存的地址映像由_。 A.硬件自动完成 B.程序员调度 C.操作系统管理 D.程序

2、员与操作系统协同完成(分数:2.50)A.B.C.D.(4)._不属于按寻址方式划分的一类存储器。 A.随机存储器 B.顺序存储器 C.相联存储器 D.直接存储器(分数:2.50)A.B.C.D.(5).位于 CPU 与主存之间的高速缓冲存储器 Cach 用于存放部分主存数据的拷贝,主存地址与 Cache 地址之间的转换工作由_完成。 A.硬件 B.软件 C.用户 D.程序员(分数:2.50)A.B.C.D.(6).内存单元按字节编址,地址 0000A000H0000BFFFH 共有_个存储单元。 A.8912K B.1024K C.13K D.8K(分数:2.50)A.B.C.D.(7).相

3、联存储器按_访问。 A.地址 B.先入后出的方式 C.内容 D.先入先出的方式(分数:2.50)A.B.C.D.(8).中断向量可提供_。 A.I/O 设备的端口地址 B.所传送数据的起始地址 C.中断服务程序的入口地址 D.主程序的断电地址(分数:2.50)A.B.C.D.(9).为了便于实现多级中断嵌套,使用_来保护断电和现场最有效。 A.ROM B.中断向量表 C.通用寄存器 D.堆栈(分数:2.50)A.B.C.D.(10).DMAI 作方式下,在_之间建立了直接的数据通路。 A.CPU 与外设 B.CPU 与主存 C.主存与外设 D.外设与外设(分数:2.50)A.B.C.D.(11

4、).在 I/0 设备与主机间进行数据传输时,CPU 只需在开始和结束时进行少量处理,而无须干预数据传送过程的是_方式。 A.中断 B.程序查询 C.无条件传送 D.直接存储器存取(分数:2.50)A.B.C.D.(12).在输入输出控制方法中,采用_可以使得设备与主存间的数据块传送无需 CPU 干预。 A.程序控制输入输出 B.中断 C.DMA D.总线控制(分数:2.50)A.B.C.D.(13).以下关于计算机系统中断概念的叙述中,正确的是_。 A.由 I/O 设备提出的中断请求和电源掉电都是可屏蔽中断 B.由 I/O 设备提出的中断请求和电源掉电都是不可屏蔽中断 C.由 I/O 设备提出

5、的中断请求是可屏蔽中断,电源掉电是不可屏蔽中断 D.由 I/O 设备提出的中断请求是不可屏蔽中断,电源掉电是可屏蔽中断(分数:2.50)A.B.C.D.(14)._不属于系统总线。 A.ISA B.EISA C.SCSI D.PCI(分数:2.50)A.B.C.D.(15).总线复用方式可以_。 A.提高总线的传输宽度 B.增加总线的功能 C.减少总线中信号线的数量 D.提高 CPU 利用率(分数:2.50)A.B.C.D.(16).在计算机系统中采用总线结构,便于实现系统的积木化构造,同时可以_。 A.提高数据传输速度 B.提高数据传输量 C.减少信息传输线的数量 D.减少指令系统的复杂性(

6、分数:2.50)A.B.C.D.(17).以下关于 RISC 和 CISC 的叙述中,不正确的是_。 A.RISC 通常比 CISC 的指令系统更复杂 B.RISC 通常会比 CISC 配置更多的寄存器 C.RISC 编译器的子程序库通常要比 CISC 编译器的子程序库大得多 D.RISC 比(CISC 更加适合 VLSI 工艺的规整性要求(分数:2.50)A.B.C.D.(18).Flynn 分类法基于信息流特征将计算机分成 4 类,其中_只有理论意义而无实例。 A.指令种类丰富 B.高效的流水线操作 C.寻址方式较少 D.硬布线控制(分数:2.50)A.B.C.D.通常可以将计算机系统中执

7、行一条指令的过程分为 3 步:取指令,分析指令和执行指令。若取指令时间为 4t,分析时间为 2t。执行时间为 3t,按顺序方式从头到尾执行完 600 条指令所需时间为_t;若按照执行第 i 条,分析第 i+1 条,读取第 i+2 条重叠的流水线方式执行指令,则从头到尾执行完600 条指令所需时间为_。(分数:5.00)(1). A.2400 B.3000 C.3600 D.5400(分数:2.50)A.B.C.D.(2). A.2400 B.2405 C.3000 D.3009(分数:2.50)A.B.C.D.中级软件设计师上午试题-计算机组成与结构(一)-1 答案解析(总分:50.00,做题

8、时间:90 分钟)一、B单项选择题/B(总题数:2,分数:50.00)地址编号从 80000H 到 BFFFFH,且按字节编址的内存容量为_KB,若用16K4bit 的存储器芯片构成该内存,共需_片。(分数:45.00)(1). A.128 B.256 C.512 D.1024(分数:2.50)A.B. C.D.解析:(2). A.8 B.16 C.32 D.64(分数:2.50)A.B.C. D.解析:解析 从 80000H 到 BFFFFH 有 BFFFFH-80000H+1 个地址单元,即 40000H 个地址单元。若按字节编址,有 218 个字节,即 256KB。若用 16K4bit

9、的存储芯片,需要(256K24bit)/(16K4bit)=32 片芯片。(3).在程序执行过程中,Cache 与主存的地址映像由_。 A.硬件自动完成 B.程序员调度 C.操作系统管理 D.程序员与操作系统协同完成(分数:2.50)A. B.C.D.解析:解析 CPU 对存储器的访问,通常是一次读写一个字单元。当 CPU 访问 Cache 不命中时,需将存储在主存中的字单元连同其后若干个字一同调入(Cache 中。由于 CPU 首先访问的是 Cache,并不是主存。为此,需要一种机制将 CPU 的访主存地址转换成 Cache 地址。而主存地址与 Cache 地址之间的转换是与主存块与 Cac

10、he 块之间的映射关系紧密联系的。(4)._不属于按寻址方式划分的一类存储器。 A.随机存储器 B.顺序存储器 C.相联存储器 D.直接存储器(分数:2.50)A.B.C. D.解析:解析 相联存储器是按内容访问的一种存储器,是按访问方式划分的。存储器按访问方式可分为按地址访问的存储器和按内容访问的存储器。(5).位于 CPU 与主存之间的高速缓冲存储器 Cach 用于存放部分主存数据的拷贝,主存地址与 Cache 地址之间的转换工作由_完成。 A.硬件 B.软件 C.用户 D.程序员(分数:2.50)A. B.C.D.解析:解析 CPU 对存储器的访问,通常是一次读写一个字单元。当 CPU

11、访问 Cache 不命中时,需将存储在主存中的字单元连同其后若干个字一同调入 Cache 中。由于 CPU 首先访问的是 Cache,并不是主存。为此,需要一种机制将 CPU 的访主存地址转换成 Cache 地址。而主存地址与 Cache 地址之间的转换是与主存块与 Cache 块之间的映射关系紧密联系的。(6).内存单元按字节编址,地址 0000A000H0000BFFFH 共有_个存储单元。 A.8912K B.1024K C.13K D.8K(分数:2.50)A.B.C.D. 解析:解析 存储单元的个数 0000BFFFH-0000A000H+1=00001FFFH+1=00002000

12、H=213=8K。(7).相联存储器按_访问。 A.地址 B.先入后出的方式 C.内容 D.先入先出的方式(分数:2.50)A.B.C. D.解析:解析 相联存储器是一种按内容访问的存储器。其工作原理是把数据或数据的某一部分作为关键字,将该关键字与存储器中的每一个单元进行比较,找出存储器中所有与关键字相同的数据字。(8).中断向量可提供_。 A.I/O 设备的端口地址 B.所传送数据的起始地址 C.中断服务程序的入口地址 D.主程序的断电地址(分数:2.50)A.B.C. D.解析:解析 计算机发生中断时各个寄存器和程序计数器所指向的内容,或者其中所存的内容在发生中断时,可以将这些向量暂时的存

13、储在另一个地方,而当执行完别的程序时,可以从暂存的地方将中断向量取出放入原来的位置,从而可以执行原来中断的程序,即中断向量可描述中断服务程序的入口地址。(9).为了便于实现多级中断嵌套,使用_来保护断电和现场最有效。 A.ROM B.中断向量表 C.通用寄存器 D.堆栈(分数:2.50)A.B.C.D. 解析:解析 多重中断时,每次中断出现的断点都必须保存起来。中断系统对断点的保存都是在中断周期内由中断指令实现的,对用户是透明的。断点可以保存在堆栈中,由于堆栈先进后出的特点,依次将程序的断点压入堆栈中。出栈时,按相反顺序便可准确返回到程序间断处。(10).DMAI 作方式下,在_之间建立了直接

14、的数据通路。 A.CPU 与外设 B.CPU 与主存 C.主存与外设 D.外设与外设(分数:2.50)A.B.C. D.解析:解析 在 DMA 模式下,CPU 只须向 DMA 控制器下达指令,让 DMA 控制器来处理数据的传送,数据传送完毕再把信息反馈给 CPU,这样就很大程度上减轻了 CPU 资源占有率。DMA 请求仅仅使 CPU 暂停一下,不需要对断点和现场的处理,并且是由 DMA 控制外设与主存之间的数据传送,无需 CPU 的干预,因此 DMA工作方式下,在主存与外设之间建立了直接的数据通路。(11).在 I/0 设备与主机间进行数据传输时,CPU 只需在开始和结束时进行少量处理,而无须

15、干预数据传送过程的是_方式。 A.中断 B.程序查询 C.无条件传送 D.直接存储器存取(分数:2.50)A.B.C.D. 解析:解析 CPU 与外设之间交换数据的方式有直接程序控制方法、中断方法、直接存储器存取方法和通道控制方法。 直接程序控制方法分为:无条件传送和程序查询。在无条件传送情况下,外设总是准备好的,外设可无条件地随时接收 CPU 输出的数据,也可无条件地随时向 CPU 输入数据。在程序查询方式下,则需要 CPU 执行程序查询外设的状态,判断外设是否准备好了。 中断方式下,数据传送的基本过程是:当 I/0 系统与外设交换数据时,CPU 无须等待,也不必查询 I/0 的状态,可以去

16、处理其他任务。当 I/O 系统完成了数据传输后则向 CPU 发送中断信号,然后 CPU 保存正在执行的现场,转入 I/O 中断服务程序,完成与 I/0 系统的数据交换,再返回程序继续执行。 可见,不论是无条件传送、利用查询方式传送还是利用中断方式传送,都需要由 CPU 通过执行程序来实现,限制了数据的传输速度。 直接存储器存取方式则是通过硬件实现主存与 I/O 设备间的直接数据传送,在数据传送的过程中不需要 CPU 的任何干涉,只需要CPU 在过程开始时和在过程结束时的处理。(12).在输入输出控制方法中,采用_可以使得设备与主存间的数据块传送无需 CPU 干预。 A.程序控制输入输出 B.中

17、断 C.DMA D.总线控制(分数:2.50)A.B.C. D.解析:解析 DMA(Direcet Memory Access)技术通过硬件控制将数据块在内存和输入输出设备间直接传送,不需要 CPU 的任何干涉,只需 CPU 在过程开始启动与过程结束时的处理,实际操作由 DMA 硬件直接执行完成,CPU 在传送过程中可做别的事情。(13).以下关于计算机系统中断概念的叙述中,正确的是_。 A.由 I/O 设备提出的中断请求和电源掉电都是可屏蔽中断 B.由 I/O 设备提出的中断请求和电源掉电都是不可屏蔽中断 C.由 I/O 设备提出的中断请求是可屏蔽中断,电源掉电是不可屏蔽中断 D.由 I/O

18、 设备提出的中断请求是不可屏蔽中断,电源掉电是可屏蔽中断(分数:2.50)A.B.C. D.解析:解析 按照是否可以被屏蔽,可将中断分为两大类:不可屏蔽中断(又叫非屏蔽中断)和可屏蔽中断。不可屏蔽中断源一旦提出请求,CPU 必须无条件响应,而对可屏蔽中断源的请求,CPU 可以响应,也可以不响应。典型的非屏蔽中断源的例子是电源掉电,一旦出现,必须立即无条件地响应,否则进行其他任何工作都是没有意义的。典型的可屏蔽中断源的例子是打印机中断,CPU 对打印机中断请求的响应可以快一些,也可以慢一些,因为让打印机等待是完全可以的。(14)._不属于系统总线。 A.ISA B.EISA C.SCSI D.P

19、CI(分数:2.50)A.B.C. D.解析:解析 系统总线又称内总线,其速度对系统性能有极大的影响。常见的系统总线有 ISA 总线、EISA 总线、PCI 总线。SCSI 总线是并行外总线,广泛用于连接软硬磁盘、光盘和扫描仪等。(15).总线复用方式可以_。 A.提高总线的传输宽度 B.增加总线的功能 C.减少总线中信号线的数量 D.提高 CPU 利用率(分数:2.50)A.B.C. D.解析:解析 总线复用,指的是数据和地址在同一个总线上传输的方式。由于 CPU 引脚数量有限,使得一些引脚起多个作用。采用总线复用方式,可以减少总线中信号线的数量。(16).在计算机系统中采用总线结构,便于实

20、现系统的积木化构造,同时可以_。 A.提高数据传输速度 B.提高数据传输量 C.减少信息传输线的数量 D.减少指令系统的复杂性(分数:2.50)A.B.C. D.解析:解析 总线是一组连接各个部件的公共通信线,各个部件之间的通信关系变成面向总线的单一关系。采用总线减少了信息传输线的数量,工艺简单,线路可靠,更大的好处是系统扩充容易,维修简单,便于实现硬件系统的积木化,增加系统的灵活性。(17).以下关于 RISC 和 CISC 的叙述中,不正确的是_。 A.RISC 通常比 CISC 的指令系统更复杂 B.RISC 通常会比 CISC 配置更多的寄存器 C.RISC 编译器的子程序库通常要比

21、CISC 编译器的子程序库大得多 D.RISC 比(CISC 更加适合 VLSI 工艺的规整性要求(分数:2.50)A. B.C.D.解析:解析 (1)指令系统:RISC 设计者把主要精力放在那些经常使用的指令上,尽量使它们具有简单高效的特色。对不常用的功能,经常通过组合指令来完成。而 CISC 计算机的指令系统比较丰富,利用专用指令来完成特定的功能,因此,处理特殊任务时效率较高。 (2)存储器操作:RISC 对存储器操作有限制,使控制简单化;而 CISC 机器的存储器操作指令多,操作直接。 (3)程序:RISC 汇编语言程序一般需要较大的内存空间,实现特殊功能时程序复杂,不易设计;而 CIS

22、C 汇编语言程序编程相对简单,科学计算及复杂操作的程序设计相对容易,效率较高。 (4)设计周期:RISC 微处理器结构简单,布局紧凑,设计周期短,且易于采用最新技术;CISC 微处理器结构复杂,设计周期长。 (5)应用范围:由于 RISC 指令系统的确定与特定的应用领域有关,故 RISC 机器更适合于专用机;而 CISC 机器则更适合于通用机。(18).Flynn 分类法基于信息流特征将计算机分成 4 类,其中_只有理论意义而无实例。 A.指令种类丰富 B.高效的流水线操作 C.寻址方式较少 D.硬布线控制(分数:2.50)A.B. C.D.解析:解析 按照 Flynn 分类法,根据计算机中指

23、令和数据的并行状况可把计算机分成SISD、SIMD、MISD、MIMD。 单指令流单数据流(SISD)传统的计算机包含单个 CPU,它从存储在内存中的程序那里获得指令,并作用于单一的数据流。 单指令流多数据流(SIMD)单个的指令流作用于多于一个的数据流上。例如有数据 4、5 和 3、2,一个单指令执行两个独立的加法运算:4+5 和 3+2,就被称为单指令流多数据流。SIMD 的一个例子就是一个数组或向量处理系统,它可以对不同的数据并行执行相同的操作。 多指令流单数据流(MISD)实际上用多个指令作用于单个数据流的情况很少见,这种冗余多用于容错系统。 多指令流多数据流(MIMI)这种系统类似于

24、多个 SISD 系统。实际上,MIMD 系统的一个常见例子是多处理器计算机,如 Sung 企业级服务器。通常可以将计算机系统中执行一条指令的过程分为 3 步:取指令,分析指令和执行指令。若取指令时间为 4t,分析时间为 2t。执行时间为 3t,按顺序方式从头到尾执行完 600 条指令所需时间为_t;若按照执行第 i 条,分析第 i+1 条,读取第 i+2 条重叠的流水线方式执行指令,则从头到尾执行完600 条指令所需时间为_。(分数:5.00)(1). A.2400 B.3000 C.3600 D.5400(分数:2.50)A.B.C.D. 解析:(2). A.2400 B.2405 C.3000 D.3009(分数:2.50)A.B. C.D.解析:解析 按顺序方式需要执行完一条执行之后再执行下一条指令,执行 1 条指令所需的时间为4t+2t+3t=9t,执行 600 条指令所需的时间为 9t600=5400t。 若采用流水线方式,则处理过程如下图所示,可见执行完 600 条指令所需要的时间为 4t600+2t+3t=2405t。 *

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 考试资料 > 职业资格

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1