[计算机类试卷]PC技术笔试章节练习试卷14及答案与解析.doc

上传人:bowdiet140 文档编号:493670 上传时间:2018-11-30 格式:DOC 页数:14 大小:40.50KB
下载 相关 举报
[计算机类试卷]PC技术笔试章节练习试卷14及答案与解析.doc_第1页
第1页 / 共14页
[计算机类试卷]PC技术笔试章节练习试卷14及答案与解析.doc_第2页
第2页 / 共14页
[计算机类试卷]PC技术笔试章节练习试卷14及答案与解析.doc_第3页
第3页 / 共14页
[计算机类试卷]PC技术笔试章节练习试卷14及答案与解析.doc_第4页
第4页 / 共14页
[计算机类试卷]PC技术笔试章节练习试卷14及答案与解析.doc_第5页
第5页 / 共14页
点击查看更多>>
资源描述

1、PC技术笔试章节练习试卷 14及答案与解析 1 下面是关于主板 BIOS的主要功能模块的叙述: 主板 BIOS包含 POST(加电自检 )程序 主板 BIOS包含系统自举装入程序 主板 BIOS包含基本的 I/O设备驱动程序和底层中断服务程序 主板 BIOS包含 CMOS SETUP程序 其中,正确的是 _。 ( A)仅 ( B)仅 和 ( C)仅 、 和 ( D) 、 、 和 2 主板是 PC机的核心部件,在自己组装 PC机时可以单独选购。下面关于目 前 PC机主板的叙述中,错误的是 _。 ( A)主板通常包含微处理器插座 (或插槽 )和芯片组 ( B)主板通常包含存储器 (内存条 )插座和

2、 ROM BIOS ( C)主板通常包含 PCI和 AGP插槽 ( D)主板通常包含 IDE插座及与之相连的光驱 3 在现行 PC机的主板上,能够连接 CPU、内存、输入输出设备控制器等部件,并使它们组成一个可扩充的计算机系统的总线称为 _。 ( A) SCSI ( B)内部总线 ( C)系统总线 ( D) USB 4 计算机使用总线结构便于增减外设,同时 _。 ( A)减少了信息的传输量 ( B)提高了信息的传输量 ( C)减少了信息传输线的条数 ( D)增加了信息传输线的条数。 5 下面关于 PCI总线的叙述,其中错误的是 _。 ( A) PCI支持即插即用 ( B) PCI的地址线与数据

3、线是复用的 ( C) PC机中不能同时使用 PCI总线和 ISA总线 ( D) PCI是一种独立设计的总线,它的性能不受 CPU类型的影响 6 微机总线的位数指的是同时传送的 _位数。 ( A)地址 ( B)控制 ( C)数据 ( D)信号 7 下面是关于 PCI总 线的叙述,其中错误的是 _。 ( A) PCI总线支持突发传输方式 ( B) PCI总线支持总线主控方式 ( C) PCI总线中没有双重功能的信号线,即每条信号线都只有一种功能 ( D) PCI总线支持即插即用功能 8 目前采用奔腾处理器的 PC机,其局部总线大多数是 _。 ( A) VESA总线 ( B) ISA总线 ( C)

4、EISA总线 ( D) PCI总线 9 在研制某一应用系统的过程中,存储监控程序的存储器应选用 _。 ( A) RAM ( B) PROM ( C) EPROM ( D) ROM 10 主存和 CPU之间增加高速缓存的主要目的是 _。 ( A)解决 CPU和主存之间的速度匹配问题 ( B)扩大主存容量 ( C)既扩大主存容量,又提高存取速度 ( D)提高计算机的 I/O处理能力 11 存储器是计算机的重要组成部分,下面两个存储器: RAM和 ROM中,哪些是所谓的易失性存储器 ?_ ( A)无 ( B) 和 ( C) ( D) 12 半导体存储器中,动态 RAM的特点是 _。 ( A)信息在存

5、储介质中移动 ( B)按字结构方式存储 ( C) 按位结构方式存储 ( D)每隔一段时间要进行一次刷新 13 在一个多主 STD总线系统中,使用邮箱通信法,可实现各个多主 CPU模板间的信息传送。所谓 “邮箱 ”是指 _。 ( A)各 CPU芯片内部的 RAM ( B)高速缓冲寄存器 (Cache) ( C)各多主 CPU模板上的 SDRAM ( D)系统寄存器 14 计算机在处理程序查询方式、中断方式、 DMA方式时的优先处理顺序从高到低为 _。 ( A)程序查询方式、中断方式、 DMA方式 ( B) DMA方式、中断方式、程序查询方式 ( C)中断方式 、程序查询方式、 DMA方式 ( D

6、)中断方式、 DMA方式、程序查询方式 15 PC机中的硬件中断服务程序执行的是 _。 ( A)外部中断请求 CPU完成的任务 ( B)主程序中安排的中断指令 ( C)主程序中安排的转移指令 ( D)主程序中安排的调用指令 16 下面关于 8237可编程 DMA控制器的叙述中,错误的是 _。 ( A) 8237有 4个 DMA通道 ( B) 8237的数据线为 16位 ( C)每个通道有硬件 DMA请求和软件 DMA请求两种方式 ( D)每个通道在每次 DMA传输后,其当前 地址寄存器的值自动加 1或减 1 17 DMA与程序中断方式相比,其主要特点是 _。 ( A)批量数据传送并且速度很快

7、( B) CPU可以分时工作 ( C)不必查询 I/O口状态 ( D)传送程序简单 18 对于 8259A的中断请求寄存器 IRR,当一个 IR端呈现 _表示该端有中断请求。 ( A)高电平 ( B)低电平 ( C)正电压 ( D)负电压 19 8259A内部的数据总线缓冲器的信号状态是 _。 ( A)双向三态 ( B)双向双态 ( C)单向三态 ( D)单向双态 20 指令 IN AL, DX对 I/O端口的寻址范围是 _。 ( A) 0 255 ( B) 0 65535 ( C) 0 1023 ( D) 0 32767 21 在目前流行的大多数奔腾机中,硬盘一般是通过硬盘接口电路连接到 _

8、。 ( A) CPU局部总线 ( B) PCI总线 ( C) ISA总线 (AT总线 ) ( D)存储器总线 22 异步串行通信的主要特点是 _。 ( A)通信双方不需要同步 ( B)传送的每个字节是独立发送的 ( C)字符之间的间隔时间应相同 ( D)传送的数据中不含 控制信息 23 微机并行接口标准中,有关数据传输方式的表述错误的是 _。 ( A)正向方式也可称为标准方式、兼容方式、 Centronics方式等 ( B)半字节方式主要优点是使用软件手段来实现反向通用通道数据通信 ( C) EPP协议提供的数据周期用于表示主机与外设传输数据 ( D) ECP方式由软件实现 24 下面关于 U

9、SB的叙述中,错误的是 _。 ( A) USB2.0的数据传输速度要比 USB1.1快得多 ( B) USB具有热插拔和即插即用功能 ( C) USB不能通过其连接器引脚向外设 供电 ( D)从外观上看 USB连接器要比 PC机并口连接器小巧 25 下面是关于 SCSI(小型计算机标准接口 )的叙述,其中错误的是 _。 ( A) SCSI总线上连接的设备,可以是启动设备,也可以是目标设备 ( B)一个 SCSI适配器能通过 SCSI总线连接多个外设 ( C)连接在 SCSI总线上的外设可以相互通信,不会加重主机的负担 ( D) SCSI总线以串行方式传送数据 26 下面关于串行通信的叙述中,错

10、误的是 _。 ( A)异步通信时,起始位和停止位用来完成每一帧信息的收发同步 ( B)二进制数据序列在串行传送过程中,无论是发送还是接收,都必须由时钟信号对传送数据进行定位 ( C)串行通信有单工、半双工和全双工三种方式 ( D)对传送数据进行校验时,如果发送方按偶校验产生校验位,那么接收方可按偶校验进行校验,也可按奇校验进行校验 27 通过 EPP协议进行数据传输系统最高能达到 _速率。 ( A) 2MB/s ( B) 3.11MB/s ( C) 512KB/s ( D) 1MB/s 28 在 PC机中,为使微机处理器与主存 (用 DRAM芯片构成的 )之间的速度得以匹配,目前采用的主要方法

11、是在二者之间加上二级高速缓存 (L2Cache)。这种二级高速缓存是用【 】芯片构成的。 29 在设计 PC机内存条时,每个字节再增加 1位用于校验,该内存条采用的是【 】校验技术。 30 PC机的串行通信接口 (COM1、 COM2)采用异步通信。异步通信的一帧信息包括起始位、数据位、奇偶校验位 (可选 )和【 】。 31 计算机时钟脉冲的频率称为 _,其倒数又称为 _。 32 当 复位信号 (RESET)来到时, CPU便结束当前操作并对标志寄存器 IP、 DS、ES、 SS及指令队列 _,而将 CS设置为 _。 33 输入输出端口有两种编址方法,即 FO端口与存储单元统一编址和 FO单独

12、编址。前一种编址的主要优点是 _和对 FO的操作功能强。后一种编址的主要优点是专门的输入 /揄出指令执行快和 _。 34 髓机存储器 RAM包括 _和 _两类。 35 当 Intel 8251A工作在同步方式时,引脚同步检测 SYNDET可作为输入或输出信号使用。若 工作在外同步方式,该引脚为 _;若工作在内同步方式,该引脚为 _。 36 如果禁止 8251A接收数据,允许发送数据,则控制字的 _位分别为_。 37 按照总线的规模、用途及其应用场合,总线分为片总线、 _和 _。 38 8086CPU从偶地址读写两个字节时,需要 _个总线周期:从奇地址读写两个字节时,需要 _个总线周期。 39

13、在 RS-232C标准中允许信号的最高传输速率是 _,连接电缆的最大长度是_。 40 在 RS-232C接口标准中,对于控制信号的接通状态的电平范围是 _,断开状态的电平范围是 _。 41 微型计算机的输入输出接口主要包括 _、 _、控制寄存器、总线缓冲器、译码器及联络控制逻辑等部分。 42 存储芯片内的地址译码有 _和 _两种方式。 43 当存储器的读出时间大于 CPU所要求的时间时,为了保证 CPU与存储器的周期配合,就要利用 _信号,使 CPU插入一个 _状态。 44 8255A内部包括两组控制电路,其中 A组 控制 _, B组控制 _。 45 中断处理的一般过程大体可分为六步,即中断请

14、求; _; _;执行中断服务程序;恢复现场和开中断、返回等。 46 半导体静态 RAM靠 _存储信息,半导体动态 RAM靠 _来存储信息。 47 一个字存入存储器要占有相继的两个字节,低位字节存入 _,高位字节存入 _。 48 半导体存储器从器件原理的角度可分为 _和 _。 49 按信息的可保护性分类可以将存储器分为 _和 _。 50 半导体存储器就其制造工艺可以分成 _和 _。 51 MOS型存储器按其工作状态又可以分成 _和 _。 52 制作 ROM的半导体材料有二极管、 _、 _。 PC技术笔试章节练习试卷 14答案与解析 1 【正确答案】 D 2 【正确答案】 D 3 【正确答案】 C

15、 4 【正确答案】 B 5 【正确答案】 C 6 【正确答案】 C 7 【正确答案】 C 8 【正确答案】 D 9 【正确答案】 C 10 【正确答案】 A 11 【正确答案】 C 12 【正确答案】 D 13 【正确答案】 D 14 【正确答案】 B 15 【正确答案】 A 16 【正确答案】 B 17 【正确答案】 A 18 【正确答案】 A 19 【正确答案】 A 20 【正确答案】 B 21 【正确答案】 B 22 【正确答案】 B 23 【正确答案】 D 24 【正确答案】 C 25 【正确答案】 D 26 【正确答案】 D 27 【正确答案】 A 28 【正确答 案】 SRAM或静

16、态存储器或静态随机存储器或静态随机存取存储器 【试题解析】 由于微处理器的时钟频率不断提升,一旦出现一级缓存未命中的情况,其性能将明显恶化。可采用在微处理器芯片之外再加 Cache,称为二级缓存来改善这一状况,它实际上是 CPU与主存之间真正的缓冲。 29 【正确答案】 奇偶或奇 【试题解析】 早期的内存条的读写不太稳定,为提高数据读写的可靠性,往往采用奇偶校验的方式。在每个字节 (8位 )的基础上增加一位,用于记录每个字节的奇偶性。 30 【正确答案】 停止位 【试题解 析】 串行通信分为串行同步通信和串行异步通信。 PC系统的串行通信采用串行异步通信,一帧数据包括起始位、数据位、奇偶校验位

17、 (可选 )和停止位 4部分内容,收发双方预置的帧数据格式必须一致。 31 【正确答案】 主频 ,时钟周期 32 【正确答案】 清零 ,FFFFH 33 【正确答案】 不需要专门设置输入 /输出指令 ,不影响整个存储空间 34 【正确答案】 动态随机存储器 ,静态随机存储器 35 【正确答案】 输入 ,输出 36 【正确答案】 D2和 D0,0和 1 37 【正确答案】 内总线 ,外总 线 38 【正确答案】 1,2 39 【正确答案】 19200b/s,50英尺 40 【正确答案】 +5V +15V,Q377E377 5V -15V 41 【正确答案】 数据寄存器 ,状态寄存器 42 【正确答案】 线性译码 ,双重译码 43 【正确答案】 READY,TW 44 【正确答案】 端 DA和端口 C的上半部分 ,端口 B和端口 C的下半部分 45 【正确答案】 中断响应 ,保护现场 46 【正确答案】 触发器 ,电容存储电荷 47 【正确答案】 低地址 ,高地址 48 【正确答案】 单极型存储器 ,双极型存储器 49 【正确答案】 易失性存储器 ,非易失性存储器 50 【正确答案】 双极型半导体存储器 ,MOS型半导体存储器 51 【正确答案】 静态 ,动态 52 【正确答案】 MOS电路 ,双极型晶体管

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 考试资料 > 职业资格

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1