HB 7664-1999 并行互连(PI)总线.pdf

上传人:刘芸 文档编号:249012 上传时间:2019-07-13 格式:PDF 页数:113 大小:2.62MB
下载 相关 举报
HB 7664-1999 并行互连(PI)总线.pdf_第1页
第1页 / 共113页
HB 7664-1999 并行互连(PI)总线.pdf_第2页
第2页 / 共113页
HB 7664-1999 并行互连(PI)总线.pdf_第3页
第3页 / 共113页
HB 7664-1999 并行互连(PI)总线.pdf_第4页
第4页 / 共113页
HB 7664-1999 并行互连(PI)总线.pdf_第5页
第5页 / 共113页
亲,该文档总共113页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、中华人和国航空HB 7664 - 1999 eqv SAE AS 4710-1993 并行互连(PI)总线1999-03-12发布1999 - 07 -01实施中国航空工业总公司批准HB 7664一1999tE 斗刷的。吐准rL标义MU固用定。1234567890123456714可dIl,A?-乌UA吨,、drOfQonyAAtiti-A141AtAZAqL句49岛、?&句,&匀,7-t曰古引-zdllIll-L11lL111ILI-lIILI-4刚U1233333333133333333313333313333目次. . . . . . . . . . . . . . . . . . .

2、. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .-. . . . . . ._. 定义、代号. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 激活的总线接口仲裁断言信号断言状态信号底板广播总线获取延迟总线

3、接口总线主模块. . . . . . . . . . . . . . . . .目. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

4、 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

5、 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .-. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 总线占用期-竞争者-数据.应用电路双字线性总线1白白、. 模块-多点广播.非传送周期. . 不完整消息.投寄符号. 蒋放信号. 释放状态信号序列.从模块-符号传送EEl-tAtititi-T

6、iA气49缸气,bq&匀-吨,4句,&叫47M匀-鸣,&匀&匀,&吨Lq4匀-句3叫3丙3JI HB 7664 -1999 3.1.28字. . . . . . . . . . . . . . 3 3.2代号-u. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3 4 总线配置类型. . . . . . . . . . . . -. . . . . . . . . . . . 5 4.1 16ED模式. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

7、 . . . 6 4.2 32EC模式. . . . . . . . . . . . . . . . . . . . . . . 6 4.3 32EC混合模式. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 5 总线和模块概含J性模型. . . . . . . . . . . . . . . . . . . 6 6物理层. . . . . . . . . . . . . . . 6 6.1 线定义. . 6 6. 1. 1 命名法. . . . . . . . .

8、6 6. 1. 2 总线信号线. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 6. 1. 3 总线时钟. . . . . . . . . . . . . . . . . . . . . . . . . 13 6. 1. 4 模块标识. . . . . . . . . . - . . . . 13 6. 1.5 32位ECI双16位ED的互用性. . . . . . . . . . . . . . . . . . . . . . . . 13 6. 1. 6 信号驱动器的划分. . . . . . . .

9、 . . . . . . . . . . . . . . . . . . . . 14 6.2 电气要求,. . . IS 6.2.1 底板要求. . . . . . . . . . . . . . . . . . . . . . . . . . . . 15 6.2.2 棋块要求. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16 7 数据链路层. . . . . . . . . . . . . . . . . . . . . . . . . . . 20 7.1 通用要求. . .

10、. . 20 7. 1. 1 总则. . . . . . -. 20 7. 1. 2 规约状态的转换. . . . 22 7. 1. 3通用消息. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24 7.2 详细要求. .-. . 35 7.2.1 总线状态定义. . . . . . 35 7.2.2 总线控制权. . . 37 7.2.3 消息序列u-. . . . . . 41 7.2.4异常序列. . . . . . . . . . . . . . . . . 71 7.2.5 等待

11、-. . . . . . - . 80 7.2.6 数据链和系统定时寄存器. . . . . 81 7.2.7 初始化. . . . . . . . . . . . . 85 7.2.8 错误检测、恢复和诊断.E . 85 附录ABIU对错误的响应. . . . . . 93 E HB 7664 - 1999 前本标准等效采用日EAS 4710(PI总线。本标准的附录A是标准的附录。主要内容说明如下:a) 1范围本条按照AS4710中1.1目的和1.2应用范围编写;b) 3定义、代号本条按照AS4710中2.2.2术语定义和2.3缩写和首字母缩写词编写,并将本标准中出现的其它代号也列入本条。代

12、号中保留了AS4710中的缩略语中的英文全称.以便于更好地理解本标准.一1:1 c) 4总线配置类型按照AS471U中1.3分类编写,d) 5总线和模块的概念、性模型按照八54710中2.2.1项目定义编写ae)飞物理层按照AS4710中3物理层编写;f) 7数据;链层按照AS4710中4数据链层编写:g) U附录A错读表AS 4710中4.3.9.6.4中的错误表详述Bru对错误的响应,其表名按错误表为表头排序,不符合航空工业标准编写的要求.为不影响错误表的系列性,将错误表全部列入附录A,作为标准的附录:h)表12AS 4710表12中HWA(12.),根据分析,应为HWA(12.9),在制

13、定本标准时给予更jE; i)表42、43AS 4710表42、43中Di-1、Di- 2 I根据分析,应为Di_+l、Di+ 2.在制定本标准时给予更正;j)表A14AS 4710表Al4中漏掉14.1B,在制定本标准时给予更正。本标准由中国航空工业总公司六一五所提出。本标准由中国航空工业总公司三0一所归口。本标准起草单位:中国航空工业总公司六一五所、三0一所和机载系统工程局。本标准主要起草人.郑菊吉、陆士能、冯英振、程他平、陆水恨、黄永葵、李京生。本标准于1999年第次发布。阳山HB 7664 - 1999 SAE AS 4710的前言本前言不作为SAEAS 4710 PI总线标准要求的一部

14、分。作为超高速集成电路VHSIC第2阶段计划,IBM、TRW和HoneywelJ研制了16位或32位并行底板通信总线规范。联合综合航空电子工作组JlAWG采用PI总线作为它的标准底板总线。然而.通过对JlAWG初始阶段出现的Pl总线的检查.确定VHSICPI总线规范需要一些说明.需要一些修改以支持JlAWG要求,以更好地支持互用性。JlAWG成立了PI总线工作组,目的是通过增强/修仪VHSICPI总线规范来研制PI总线规范。JlAWG工作组创立了PI总线规范,并把它转换为SAE标准。N 1 范围中华人民共和国航空工业标准并行互连(pl)总线H 7664 - 1999 本标准规定了并行五连(Pa

15、rallclIntcrnncct,以下简称PI)总线以bHlJPI总线的模块接口,对于航空电子系统中使用的PI总线上模块互用性需要的PI总线接口单元(BIU)规定了要求/功能,但不包括相应的软件/应用电路的接口要求。本标准适用于驻留在单个底板上的一组多达32个模块之间传送数字消息提供的主从模块通信通道口Z 引用标准本章无条文。3 :i:义、代号3. 1 定义本标准采用下列定义。3. 1. 1 激活的总线接口active bus interface 连在总线介质上,具有参与当前总线传锚的能力(不被禁止)的部件。3. 1. 2 仲裁arbitration 从潜在的总线竞争者中选择一个总线主模块的过

16、程。3. 1. 3 断言(信号)晶sert(signal) 改变总线信号线状态的操作,使总线从释放状态(逻辑。)转变到断言状态(逻辐1).或保证信号线保持在断言状态的操作。3. 1. 4 断言状态(信号)asserted(signal) 总线信号线逻辑1状态,为总线信号线两种状态中的低电平。3. 1. 5 底板backplane 由总线布线和模块连接器组成的母板。3. 1. 6 广播broadcast 一种操作模式。该模式下,总线主模块在传送期间向所有的模块发送数据。3. 1.7 总线获取延迟b出a呵山sition latency 从有最高优先权的模块请求总线控制权的时刻开始到模块成为总线主模

17、块时刻为止的一段时间。中国航空工业总公司1999-03-12发布1999-07-01实施l 3. 1. B 总线接口bus interlace 同激活的总线接口。3. 1.9 总线主模块bus m坦ter当前控制总线的模块。3.1.10 总线占用期b皿ten町eHB 7664 - 1999 从总线主模块获得总线控制权的时刻起到释放总线控制权为止的一段时间。当总线返回到无断言等待状态的空闲时,控制被释放。3.1.11 竞争者ntender 竞争总线控制权的潜在的总线主模块。3.1.12 数据datwn 匹配数据线组宽度的信自单元。3. 1. 13 应用电路device 除总线主主口部分以外的模块

18、部分,执行与模块有关的应用功能。3. 1. 14 双字double word 有序的32位,作为两个字操作或一个单元操作。位31是最高有效位,位。是最低有效位。3.1.15 线性总线liner bus 具有单一共享介质段的总线。3.1.16 消息m臼国在消息、头开始到完成消息头所指示的所有总线操作的一组序列。3. 1. 17 模块module 通过总线可寻址并具有到总线单独连接的实体。3.1.18 多点!播mu1tjcast 一种操作方式。在一次传送期间,总线主模块发送数据到一个以上的从模块。3. 1. 19 非传送周期nontransfer cycle 当断言等待线有效时,紧随其后的总线周期

19、或在规约中指定的VZ,HZ,或DZ周期。在该周期.不使用数据线上的信息。3.1.20 不完整消息part凶message消息以消息头开始,由于挂起、中止或其它消息完成前的异常指示而提前终止的序列。3. 1. 21 投寄(符号)阳r(symbol) 在组特定的总线组里.采用断言和/或再放各个总线的操作.这样.无论是该总线组里出现的相关符号,还是其他的符号,都是同时投寄符号的每个线或的结果。3. 1. 22 释放(信号)rel国提d(signa1) 在总线信号线上,停止断言逻辑1的操作,只有在没有模块断言该信号线时,才会该信号线状态发生变化。3.1 23 释版状态(信号)released (sig

20、nal) 当没有模块断言该信号线时的逻辑。状态,为总线信号线两种状态中的高电平。2 HB 7664-1999 3.1.24 序列s呵uence由一组执行一预定功能的多个有序传送组成的传输。3. 1. 25 从模块slave 由总线主模块远择参与消息序列的模块。3.1.26 符号symbol 特定总线组上的信息单元,由二进制码表示。有效符号要符合标准中的定义、正确的奇偶校验、海明编码或冗余编码(根据应用)。3.1.27传送回田ler总线上一组基本的操作,当前总线主模块和从模块之间以位并行的方式传送数据单元。数据单元为16位(类型16)或32位(类型32)。见序列。3.1.28字word一组有序的

21、操作单元,字长16位。位15是最高有效位,位。是最低有效位。3.2 代号本标准采用下列代号。/_.位并置运算符A一一应答(Acknowledge)AB一一中止(Abort)Abn-一一最后的中止周期n(Last AI:n付仁yclen) ACK-一-lfE答(Acknowledge)A予一-应答线组(AcknowledgeLine Set) AT 访问类型(Acc四Type)AWM(一多从模块状态字(MultipleSlave Status Word) AWMI. .4 多从模块应答字(MultipleSlave Acknowledge Words) AW牙一一单从模块应答宇(Singlesl

22、.ve Acknowledge Word) AWT 应答字类型(AcknowledgeWord Type) B一ltt(Busy)BIT一一机内检测(Built-in恼。BlU 总线接口单元(I:l田lnterfaceUmt) BR一一总线请求线(BusRequest Lines) C一一竞争者(Con tcndcr) CT一一周期类型(CycleTy阴)CTC一一周期类型检查(CycleT叩eCheck) CTS-一一周期类型故障(CycleType Syndrome) D一一数据周期或数据线(DataCycles or Data Lines) DA 数据应答字(DataAcknow!edg

23、e WordO) DAn 最后的数据应答周期(La.tAcknowledge Cycle) DC 数据检查(线)(DataCheck (Lines) 3 4 HB 7664-1999 DF-一数据格式线(DataFonnat Line) Dn一-最后的数据周期(LastData Cycle) DZ一一数据后的判决周期(DecisionCycle After Data) EC-一错误纠正(Errorco口。ction)ED-一一错误检测(ErrorDetection) EH一一扩展的消息头(Ext四dedHeader) F 格式(Format)H头(H臼der)HA一一头应答字(H四d盯Ackn

24、owled吕eWord) HAn一一最后的头应答周期(LastH国derAcknowledge Cycle) Hn一一最后的头周期(LastHeader Cycle) HW一一头字(HeaderWord) HZ一一头之后的判决周期(DecisionCycle After Header) I一一空闲(Idl.)D一一标识(Identification) 101一-低电平输出吸收电流(Low-leve1OutPUl Sink Currenr) M-一主模块(M甜er)MII护一模块标识(Modu1eIdentification) WIP一一模块标沪、奇1月(Mod由IdentificationPa

25、rity) M坠一-主从模块(MasterSlave) NAK一一-负应答(Ncgt川Acknowledgcment)NSS-一不选择(NOlSelected) NT-一非传送(Nontransfer) p-奇偶(Parity)PI一一并行互连(Paral1elInternnect) RC一一恢复控制(ResumeControl) R头一一确认(Regnize)RCW一一恢复控制字(ResumeControl Word) RCWO 恢复控制字。(R四umeControl Word 0) RCWI一恢复控制宇I(R臼umeControl Word 1) RCD-一一恢复控制的数据(R臼umeCo

26、ntrol Datum) RD-一恢复控制数据的周期(R国umeControl Datum Cycle) 手一一挂起(Suspend)SH一一短头(ShortHeader) SL一一从模块(Slave)军仅从模块(SlaveOnly) S告单从模块(Singleslave) HB 7664一1999SSR一一单从模块读(Singleslave Read) SSW一一单从模块写(Singleslave Writel Tf-一下降时间(FallTirncl Th一一保持时间(Hold-Tirne 1 Ts-一一建立时间(SetupTimel Tr-一-上升时间(RiseTirnel Tpdlh一一

27、最小和最大传输延迟(Maximumand Minirnum Propagation Delay 1 V一一竞争(Vie)v一一组合竞争代码(AggregateVie Code) VHSIC一一起高速集成电路(VeryHigh Speed Integrated Circuit) Vih一一高电平信号线输入电压(HighLevel Signal Input Voltagel Vil一一低电平信号线输入电压(IowLevel Signal Input Voltagel Vn.一一竞争周期。(VieCycle n 1 Vol 低电平输出电压(LowLevel Output Volta吕e)VPO. .

28、8:-竞争优先权代码佳(ViePriority cod西BitslVZn一一竞争同期n的判决周期(De口sionCycle for Vie Cycle n) w一一等待(线)(Wait(Lin四)4 总线配置类型本标准的总线配置和模块的规定见表10表l总线配置类型类型类别模式特征描述16 ED 回16位数据传送,检锚,仅作从模块操作。16 ED MS 16位数据传送,位错,主从模块操作。32 EC 非混合50 作为32位数据传送时,纠错;作为位数据传送时.检错。仅作从模块操作。32 EC 非混合MS 作为32位数据传送时.纠错.作为16位数据传送时.检错。主从模块操作。32 EC 混合50 可

29、同时进行32位纠错和16位检错数据传送,仪作从模块操作。32 EC 混合MS 可同时进行32位纠错和16位检错数据传送,主从模块操作。总线和模块按照官们的最大能力近行分类。总线序列按照实际使用的传送类型或类别进行分类。5 HB 7664-1999 所有的模块和总线都具有用类型16、类别EO模式进行操作能力。4.1 16EO模式16EO模块应具有在其中一条16ED总线上操作的配置。模块应具有参与16ED竞争和消息序列的能力。4.2 32EC非混合模式32.EC非混合模式的模块应具有符合以下操作的配置z即16EO模式配置或32EC模式配置。在16EO配置时,应作为16EO模块操作3在32EC非混合

30、模式配置时,使用32EC竞争和消息序列作为单一的纠错总线操作(该总线仅包含操作在32EC非慌合模式下的模块)。4.3 32EC混合模式32EC 混合模式模块应具有以下两种配置之一:第一种配置为32EC非混合模式3第二种配置应具有执行16EO竞争、16ED消息、32EC消息序列的能力,并允许16EO模块和32EC混合方式模块相互操作n在该配置中.模块应具有在其中一条16ED总线上(如同在32EC总线上)操作的配置。操作在第二种配置下的32EC混合模式的模块不能与操作在32EC配置下的32EC非混合模式的模块相互操作。该配置应使用恪式化位OF和OC来确定所执行的是哪一种类型消息(ep16四或32E

31、C)。5 总结和模缺的担I念性模型PI总线是线性的多点通信介质,用于单个底板上模块之间通信,连接的模块可多达32个,通信采用数据串行、位并行的方式进行,数据大小是单字或双字。PI总线规约规定的模块有两种2一种实现仅从模块操作,一种实现主从模块操作。罔I示出了PI总线和PI总线模块。从概念上讲.模块由两部分组成.模块特定的应用电路部分和实现PI总线的主从通信规约的总线接口部分。各模块的应用电路部分可模拟成具有32位地址范围的虚拟存储器空间。总线接口部分可模拟成具有8位数据链寄存器地址范围的不连续的存储器空间。主模块使用一个分离的称为从模块D的8位模块虚拟地址来选择一个或多个模块作为从模块参与指定

32、的通信序列。6 物理层本章规定PI总线的物理层。定义实现PI总线要求的信号线,包括进行错误检测和纠正的信号线。规定模块接口和底板的电特性并提出定时要求。6 1 线定义本条定义PI总线信号、时钟和模块标识线。另外,规定各信号线组有效符号及用于完成信号线错误检测和纠正的编码。6. 1. 1 命名法信号线由名称或代号,例如数据或D。一组相关的线由相同的名字表示,同组内的线用号码来区分.最低有效位数的号码为0。信号线的命名由代号及在括号。命名X代表一组线元n到元,;这里X是线的1-1:号,m和n分别是最高有效位和最低有效位的序号。如0表示低8位数据线。而X应是一组线X6 HB 7664-1999 ,X

33、,.,X。因此,D代表一组线D,D, D和D。P表示由X定义的一组信号线的奇偶(模2和)。因此.PD.配。表示当前的16位数据线与数据检查线的奇i此而PD,民=0表示在规定线上的偶校验。模块。应用电路l2 虚拟地址空间总线接口2 81) 数据地链址寄空存间指注,1)横块虚拟地址空间(从模块1D)2-一切理且模块旧0-31广播地址32 逻辑队模块田32-255模块31应用电路l2 虚拟地址空间总线接口28 数据地链址寄空存间器图l总线和模块的概念性模型6. 1. 2 总线信号线在通用底板上的模块之间使用的所有PI总线的信号线应实现线或逻辑。模块和总线应实现由表2规定的类型、类别和模式规定的总线信

34、号线。在一个规定的类型、类别和模式的操作期间,不需要的总线信号线应在该操作期间被释放。除诊断总线操作期间,允许无效符号按7.2.8.5规定投寄外,信号线上投寄的符号应是规定的有效符号。作为对应用电路的功能要求,PI总线模块应独立于PI总线提供个命令通路。通路提供模块强迫全部PI总线信号线释放的方法。总线诊断和故障隔离可以使用这个能力。另外,从PI总线模块加电起直到按7.2.7中定义模块完成复位之前,应不断言任一信号线在加电失效期间,模块应不断言连背本标准的任一信号线。对于一个特定的类型、类别和模式.只有那些在表2中要求的信号线才应由源给定。6 1. 2 1 数据线组(D/OCl数据线组由数据线

35、和数据检查线组成。数据线组是双向信号线,用于主模块和从模块之7 HB 7664-1999 间传送消息头、数据和应答信息.还用于在竞争序列期间确定优先权。6. 1. 2. 1. 1 数据线一一类型16类型16模块和总线应提供16位数据线D0 D是最低有效位.D是最高有效位。如果传送的数据超过16位.首先传送最高有效部分。表2PI总线各种类型、类别和模式要求的信号线线要求(Y臼/Nol线要求(Y四/Nol线要求(Y四/Nol名称类型16类别ED类型32类别EC类型32类别EC非呢合方式混合方式数据D No Y臼Y臼D Y臼Y臼Yes 以:No No Y臼数据检查以:No Yes Yes 以:Y白Y

36、由Y白周期类型Ll Yes Yes Y臼周期类型检CTC N.o Yes Y白查LIC Yes Y四Y田应答AS No Y四Yes AS Yes Y四Y臼等待W No Y臼Y臼W Yes Y白Y臼总线请求BR No Y田Yes BR Yes Y臼Y由数据格式DF No No Y田总的线数要求29 58 60 6. 1. 2. 1. 2 数据线一一类型32类型32模块和总线应提供32位数据线D0 D是最低有效位.D是最高有效位。类型16数据传送应使用D数据线。如果要传送的数据超过32位.首先传送最高有效部分。6. 1. 2. 1. 3 数据线组的错误保护在信号线只有单个信号源时.类别回操作应使用

37、伺校验,类别EC操作应使用纠错编码。当存在着多路信号源时,比如在竞争周期和多从模块应答周期内.数据线组对类别四操作使用双余度,对类别EC操作使用兰余度。所有参与的模块应使用同一类别操作。6. 1. 2.1.3.1 类别ED操作6. 1. 2. 1.3.1.1 单个源8 H 7664-1999 在数据线规是单个源的总线周期内,数据线组的有效符号应有偶校验。6.1.2.1.3.1.1.1 类型16模块驱动数据线的同时也应驱动数据检测线,以使这样一组符号0/DC满足P(0矿DC)=O。不满足P(O /DC ) = 0的0/DC上的符号应定义为不可纠正的线错误.并应按7.2.8.2中的定义报告。6.1

38、.2.1.3.1.1.2类型32类型32类别EO操作是不允许的。6.1.2.1.3.1.2 多路源在竞争和多从模块应答周期内,数据和鼓据检查线可以有多路源。对于这些操作,模块使用数据线0和0作为双余度线组重复投寄要求的符号。7.2.2.1条和7.1.3.3.2条分别规定了竞争和多从模块应答周期中数据线的使用。在多从模块应答周期内.数据线0和数据线0之间的符号失配应定义为不可纠E的线错误.并应按表54处理。在多从模块应答周期内,应不断言奇偶。可是,在多从模块应答周期内应检查奇偶.如数据检查线被断言,则应根据附录A报告错误。在竞争期间,应忽略数据检查线的断言和所检测到的数据奇偶错误。7.2.2.1

39、条定义竞争期间检测到数据线错误的处理。6.1.2. 1. 3.2 类别EC操作6. 1.2.1.3.2.1 单个源在单个1原规寇数据线总线周期内,数据线组的有效符号应使用规定的循环海明码。本条中未规定的数据检查线将不被断言或检查。6.1.2.1.3.2. 1. 1 类型16类型16类别EC操作是不允许的。6.1.2. 1. 3.2.1.2 类型32非混合模式模块驱动数据线的同时也驱动数据检查线.以使0 /DC符号组符合za) POC.0 1 = 0, b) POC, 0 1 = 0, c) p囚。, 0 1 = 0, d) PDC , 0 1 = 0, e) PDC, 0 1 = 0, f)

40、POC , 0 1 = 0, g) POC, 0 1 = 0, h) POC, 0 1 = 0。6.1.2.1.3.2.1.3类型32混合模式模块在驱动数据线的同时也驱动数据检查线,以使0 /DC符号组符A 日.a) prOC , O 1 =0, b) pr:汇.01 =0, 9 HB 7664一1999c) PDC, D 1 =0; d) p田二,D 1 =0; e) PDC,D 1 = 0; f) PDC, D 1 =0; g) P以:, D 1 = 0; h) PDC, D 1 = 0; i) PDC , D1=Oo 6. 1. 2. 1. 3.2.2 多路谅在竞争期间,多从模块应答周期

41、之前的非传送周期内以及多从模块应答周期内,数据和数据检查线可以有多路源。针对这种操作,模块应使用数据线D、D和数据检查线DC作为三余度线组三重投寄所需符号。7.2.2.1条和7.1.3.3.2条分别规定了竞争和多从模块应答周期里数据线的使用。在竞争和多从模块应答周期内,所使用的数据线D、D和数据检查线OC之间的失配是可以纠正的。纠正后的符号应按三余度的原则来选取。错误报告按7.2.8.1条定义。庄.n,提型32EC传送在竟争和事从模换回事期间量据线坦不存在自t档耐却不能剖正的线错误。6. 1. 2.2 周期类型(口/口C)线组周期类型线组由周期类型线和周期类型检查线组成。周期类型线组是总线主模

42、块在该线上投寄符号.以指明当前总线周期类型的一组线。总线的周期类型编码见表30表3PI总线周期类型和相应符号周期类型类别ED符号cr 巾止(AB)111 应答(八)011 敬据(D)001 头(HO)101 卜头(H)010 空闲(1)000 挂起(S) 110 竞争(V)100 6.1.2.2.1 类别ED10 类别ED符号类别EC符号crC cr l 111 。II1 001 。101 1 010 。000 。110 1 100 类别EC符号crc 001 110 。11100 101 000 010 111 HB 7664 - 1999 模块驱动周期类型线的同时也应驱动周期类型检查线,周

43、期类型线上的符号CT/CTC应满足P(CT /CTC) =0。不满足P(CT /CTC) = 0的周期类型符号D /crc J.,i定义为不可纠正的线错误并按表54处理,并根据附录A报告。6.1.2.2.2 类别EC模块在驱动周期类型线的同时也应驱动周期类型检查线。周期类型CT/crc上的符号组产生的周期类型故障(CTS)定义如下:a) crs=P(CTC.CT); b) crs=P(CTC,CT); c) crs =P(CTC, CT)。CT/CTC符号见表40表4周期类型符号crs 错误000 无错001 可纠正010 可纠正011 可纠正100 可纠正101 可纠正110 不可纠正111

44、 可纠正错误的CT位元CTC CTC Cl CTC CT N/A(不能得到)CT 当检测到一个不可纠正的线错误时,解释见表54,所有的错误应按附录A报告。注s某些理也错误将导致错误的剧正。6. 1. 2.3 应答线组(AS)应答线组是从模块或总线竞争者在该线上投寄符号表示同步或检测到不可纠正错误的一组线。应答线1日的有效符号阻表506. 1. 2.3.1 类别EDl主答线AS和应答线AS之间的失配被定义为一个不可纠正的线错误,按照表54处理,并根据附录A报告。6.1.2.3.2类别EC三余度信号AS或AS之间的失配可以纠正。纠正过的信号应按三余度的原则选取。错误应接7.2.8.1条的定义来报告。11 H 7664-1999 表5应答线组有效符号类别ED类别皿类别EC类别EC类别EC响应符号符号符号符号符号AS AS AS AS AS 应答(ACK)10 10 10 10 10 负0.答(NAK)11 11 11 11 11 不选择(NS)00 。确认(RCG)01 01 01 01 。16. 1. 2.4 等待线组(W)等待线是一

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 标准规范 > 行业标准 > HB航空工业

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1