[考研类试卷]综合练习试卷105及答案与解析.doc

上传人:twoload295 文档编号:849110 上传时间:2019-02-22 格式:DOC 页数:14 大小:484.50KB
下载 相关 举报
[考研类试卷]综合练习试卷105及答案与解析.doc_第1页
第1页 / 共14页
[考研类试卷]综合练习试卷105及答案与解析.doc_第2页
第2页 / 共14页
[考研类试卷]综合练习试卷105及答案与解析.doc_第3页
第3页 / 共14页
[考研类试卷]综合练习试卷105及答案与解析.doc_第4页
第4页 / 共14页
[考研类试卷]综合练习试卷105及答案与解析.doc_第5页
第5页 / 共14页
点击查看更多>>
资源描述

1、综合练习试卷 105 及答案与解析一、单项选择题1 一台计算机有 64MB 的主存,字长为 4 字节。那么在存储器中对单个字寻址需要( )位地址。(A)23(B) 24(C) 25(D)262 EPROM 是指( )。(A)读写存储器(B)只读存储器(C)可编程的只读存储器(D)可擦可编程的只读存储器3 某微型计算机系统的操作系统保存在软盘上,其内存储器应该采用( )。(A)RAM(B) ROM(C) RAM 和 ROM(D)CCD4 存储字是指_。(A)存放在一个存储单元中的二进制代码组合(B)存放在一个存储单元中的二进制代码位数(C)存储单元的集合(D)机器指令5 超流水线技术是_。(A)

2、缩短原来流水线的处理器周期(B)在每个时钟周期内同时并发多条指令(C)把多条能并行操作的指令组合成一条具有多个操作码字段的指令6 微指令执行的顺序控制问题,实际上是如何确定下一条微指令地址的问题,通常用的一种方法是断定方式,其基本思想是_。(A)用微程序计数器来产生后继微指令地址(B)在指令中指定一个专门字段来产生后继微指令地址(C)由设计者在微指令代码中指定,或者由设计者指定的判别测试字段控制产生后继微指令地址6 设 8259A 当前最高优先级为 IR5,若想使下一循环请求中最低优先级为 IR2,则输出 OCW2 的数据格式是( )。(A)10100010B (B) 01 100010B(C

3、) 11100010B (D)1 1000010B7 多总线结构的计算机系统,采用( )方法,对提高系统的吞吐能力最有效。(A)多口存储器(B)提高主存的速度(C)交叉编址多模存储器(D)高速缓冲存储器二、判断题8 由于存储器可以向 CPU 发送数据,所以存储器也能作为总线主设备。( )(A)正确(B)错误9 在原码除法和补码除法中,如果本步商 1,则下步将余数左移一位减除数。( )(A)正确(B)错误10 在 DMA 传送过程中,由于 DMA 控制器和 CPU 并行工作,因此它们可以同时使用总线。( )(A)正确(B)错误11 在中断系统中,各种中断源的中断请求优先次序完全由硬件决定,编程无

4、法进行任何改变。( )(A)正确(B)错误12 在补码两位乘比较法运算规则中,要求乘数设两位符号位。( )(A)正确(B)错误13 流水线中的相关问题,是指在一段程序的相邻指令之间存在某种关系,这种关系影响指令的并行执行。( )(A)正确(B)错误14 I O 与内存统一编址方式将 IO 地址看成是主存地址的一部分,占用主存空间。( )(A)正确(B)错误三、简答题15 假设:某机主存容量为 2M 字节,Cache 容量为 8K 字节,采用 2 路组相联结构,每个数据块大小为 128 字节。问:(1)Cache 共分为多少组? 每组有多少个数据块?(2)主存共分多少组? 每组多少个数据块?(3

5、)主存地址的格式(各字段名称及其位数) 是什么?(4)Cache 中每个数据块对应的 Tag 至少应该有多少位 ?(5)Cache 中 Tag 的内容应该来自主存地址中的哪个字段 ?16 已知单总线计算机结构如图 97 所示,其中 XR 为变址寄存器,EAR 为有效地址寄存器,LATCH 为暂存器。假设指令地址已存于 PC 中,画出 ADD * D 指令周期信息流程图,并列出相应的控制信号序列。 说明: (1)ADD * D 指令字中*表示相对寻址,D 为相对位移量。 (2)寄存器的输入和输出均受控制信号控制,如 PCi表示 PC 的输入控制信号,又如 MDRo 表示 MDR 的输出控制信号。

6、 (3)凡是需要经过总线实现寄存器之间的传送,需在流程图中注明,如 PCBusMAR,相应的控制信号为 PCo 和 MARi。17 计算机中有哪两股信息流在流动?它们之间关系如何?18 总线的定义是什么? 简述总线的发展过程。四、分析题19 利用 BCLA 加法器和 CLA 电路设计 20 位加法器,要求:1构建 20 位单级先行进位加法器:(1)使用 5 个四位的 BCLA 加法器;(2)使用 4 个五位的 BCLA 加法器;分别画出连接简图(请特别标明进位信号)。比较这两种方法得到的最长进位延迟时间有无区别。2构建 20 位二级先行进位加法器:(1)使用 5 个四位的 BCLA 加法器和

7、1 个五位的 CLA 电路;(2)使用 4 个五位的 BCLA 加法器和 1 个四位的 CLA 电路;分别画出连接简图(请特别标明进位信号)。比较这两种方法得到的最长进位延迟时间有无区别。五、设计题20 CPU 内部一般包含 PC、AR、DR、IR 等几个寄存器以及若干个通用寄存器。下图是指令 LAD R0,(X) 的指令流程图,其功能是将主存 X 号单元的数据取到 Ro 寄存器中,图中的 M 表示主存。(1)请结合 CPU 的组成与微程序控制器的相关知识完成该指令流程图中未完成的部分。(2)重新画出当源操作数为间接寻址时的指令流程图。21 22 表中,an 分别对应 14 种不同的微命令,假

8、设一条微命令长 20 位,其中操作控制字段为 8 位,控存容量为 1K20 位。要求:1采用“不译法”与“分段直接编码法”混合设计此机微指令的操作控制字段格式,并为每个微命令分配编码;2采用“增量” 与“下址字段”相结合的方式设计此机微指令的顺序控制字段格式,若要使微程序可在整个控存空间实现转移,则该微指令的顺序控制字段可直接表示出几个转移条件?3画出此机微指令的完整格式图,并标出每个具体字段所需的二进制位数。综合练习试卷 105 答案与解析一、单项选择题1 【正确答案】 B2 【正确答案】 D3 【正确答案】 C4 【正确答案】 A【知识模块】 综合5 【正确答案】 A【知识模块】 综合6

9、【正确答案】 C【知识模块】 综合6 【试题解析】 D7 【正确答案】 C二、判断题8 【正确答案】 B9 【正确答案】 A10 【正确答案】 B11 【正确答案】 A12 【正确答案】 B13 【正确答案】 B14 【正确答案】 A三、简答题15 【正确答案】 16 【正确答案】 【知识模块】 综合17 【正确答案】 计算机各部件之间的联系是通过两股信息流动而实现的,宽的一股代表数据流,窄的一股代表控制流。数据由输入设备输入至运算器,再存于存储器中,在运算处理过程中,数据从存储器读入运算器进行运算,运算的中间结果存入存储器,或由运算器经输出设备输出。指令也以数据形式存于存储器中,运算时指令由

10、存储器送入控制器,由控制器产生控制流控制数据流的流向并控制各部件的工作,对数据流进行加工处理。18 【正确答案】 总线就是两个以上模块(或子系统)间传送信息的公共通道,通过它模块间可进行数据、地址及命令的传输。最早的标准化总线是 s 一 100 总线(1975 年)。20 世纪 80 年代初,IBM PCXT个人计算机采用 8 位 ISA 总线,之后又在 IBM PCAT 机上推出 16 位 ISA 总线。随着外设接口对总线性能要求的不断提高,出现了 EISA 总线及 PCI 总线。PCI 总线目前已被个人计算机广泛采用,成为新的工业标准。四、分析题19 【正确答案】 五、设计题20 【正确答案】 21 【正确答案】 22 【正确答案】

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 考试资料 > 大学考试

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1