计算机专业基础综合存储器系统

_2.下列页面置换算法中,可能会产生 Belady 异常现象的是( )。(分数:2.00)A.先进先出算法 FIFOB.最近最少使用算法 LRUC.利用 reference bit 的近似的 LRUD.最优算法 optimall3.下列关于分段存储管理的说法中,错误的是( )。(分数:2.00)A.

计算机专业基础综合存储器系统Tag内容描述:

1、2.下列页面置换算法中,可能会产生 Belady 异常现象的是 .分数:2.00A.先进先出算法 FIFOB.最近最少使用算法 LRUC.利用 reference bit 的近似的 LRUD.最优算法 optimall3.下列关于分段存储管。

2、2.采用可变分区方式管理主存储器时,若采用最优适应分配算法,宜将空闲区按 次序登记在空闲区表中.分数:2.00A.地址递增B.地址递减C.长度递增D.长度递减3.在可变分区存储管理中,某作业完成后要收回其主存空间,该空间可能要与相邻空闲区合。

3、是不可改写的D以上都不对3 下面说法正确的是.南京航空航天大学 2000 年AROM 不用刷新,但断电后存储信息消失B半导体 RAM 信息可读可写,且断电后仍能保持记忆C静态和动态 RAM 都是易失性存储器,断电后存储信息消失D动态 RAM。

4、磁盘D主存3 在下列存储器中,若按存储器容量和存储周期从小到大的顺序排列,应为.上海交通大学 1997 年A高速缓存寄存器组主存磁带软盘B寄存器组高速缓存主存磁带软盘C寄存器组高速缓存主存软盘磁带D高速缓存寄存器组主存软盘磁带4 工作速度较。

5、学 1998年分数:2.00A.不一定是可改写的B.一定是可改写的C.一定是不可改写的D.以上都不对3.下面说法正确的是.南京航空航天大学 2000年分数:2.00A.ROM不用刷新,但断电后存储信息消失B.半导体 RAM信息可读可写,且断。

6、的速度最快.华中科技大学 2005年分数:2.00A.控制存储器B.磁带C.磁盘D.主存3.在下列存储器中,若按存储器容量和存储周期从小到大的顺序排列,应为.上海交通大学 1997年分数:2.00A.高速缓存寄存器组主存磁带软盘B.寄存器组。

7、址.分数:2.00A.23B.24C.25D.263.高速缓冲存储器由 实现.分数:2.00A.软件B.硬件C.固件D.软件硬件4.下列存储器中, 的速度最快.分数:2.00A.控制存储器B.磁带C.磁盘D.主存5.动态存储器 DRAM 的。

8、辅存层次设置的目的是为了提高主存的等效存储容量 D.存储系统层次结构对程序员都是透明的分数:1.00A.B.C.D.2.存储器的存取周期与存储器的存取时间的关系是. A.存取周期大于存取时间 B.存取周期等于存取时间 C.存取周期小于存取时。

9、形成有关的信号是. A.CPU 访存控制信号 B.CPU 访存地址信号 C.AB D.以上都不对分数:1.00A.B.C.D.3.对于给定大小的高速缓存,如何确定高速缓存块的大小,对高速缓存的性能影响很大,这需要在现实的基准程序代码上进行大。

10、存信息是不丢失的半导体 RAM 是非易失性的 RAM A. B.只有 C. D.全错分数:2.00A.B.C.D.2.半导体静态存储器SRAM的存储原理是. A.依靠双稳态电路 B.依靠定时刷新 C.依靠读后再生 D.信息不再变化分数:2。

11、2.若每个模块板为 32K8 位,共需几个模块板分数:3.003.每个模块板内共有几片 RAM 芯片分数:3.004.共有多少片 RAM分数:3.005.CPU 如何选择各模块板分数:3.00。

12、已经被淘汰的是. A.半导体存储器 B.磁表面存储器 C.磁芯存储器 D.光盘存储器分数:2.00A.B.C.D.3.主存储器速度的表示中,存取时间Ta和存取周期Tc的关系表述正确的是. A.TaTc B.TaTc C.TaTc D.二者。

13、由 DRAM 构成,而高速缓存只能由 SRAM 构成与 SRAM 相比,DRAM 由于需要刷新,所以功耗较高A和B I和C I和DI和2 某机字长 32 位,主存容量 1 MB,按字编址,块长 512 B,Cache 共可存放 16 个块。

14、度C主存一辅存层次设置的目的是为了提高主存的等效存储容量D存储系统层次结构对程序员都是透明的2 存储器的存取周期与存储器的存取时间的关系是 .A存取周期大于存取时间B存取周期等于存取时间C存取周期小于存取时间D存取周期与存取时间关系不确定3。

15、存层次设置的目的是为了提高主存的等效存储容量D存储系统层次结构对程序员都是透明的2 存储器的存取周期与存储器的存取时间的关系是 .A存取周期大于存取时间B存取周期等于存取时间C存取周期小于存取时间D存取周期与存取时间关系不确定3 以下几种存。

16、构成,而高速缓存只能由 SRAM 构成与 SRAM 相比,DRAM 由于需要刷新,所以功耗较高A和B 和C 和D和2 某机字长 32 位,主存容量 1 MB,按字编址,块长 512 B,Cache 共可存放 16 个块,采用直接映射方式,则。

17、存层次设置的目的是为了提高主存的等效存储容量D存储系统层次结构对程序员都是透明的2 存储器的存取周期与存储器的存取时间的关系是 .A存取周期大于存取时间B存取周期等于存取时间C存取周期小于存取时间D存取周期与存取时间关系不确定3 以下几种存。

18、下,存储字长变长,相联存储器的访问速度下降2 下列关于 DRAM 和 SRAM 的说法中,错误的是 .ISRAM 不是易失性存储器,而 DRAM 是易失性存储器DRAM 比 SRAM 集成度更高,因此读写速度也更快主存只能由 DRAM 构成。

19、2.下列关于 DRAM 和 SRAM 的说法中,错误的是 . ISRAM 不是易失性存储器,而 DRAM 是易失性存储器 DRAM 比 SRAM 集成度更高,因此读写速度也更快 主存只能由 DRAM 构成,而高速缓存只能由SRAM 构成 与。

20、2.下列关于存储系统层次结构的说法中,不正确的是 .分数:2.00A.存储层次结构中,离 CPU越近的存储器速度越快,价格越贵,容量越小B.Cache主存层次设置的目的是为了提高主存的等效访问速度C.主存一辅存层次设置的目的是为了提高主存的。

【计算机专业基础综合存储器】相关DOC文档
标签 > 计算机专业基础综合存储器系统[编号:197344]

copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
备案/许可证编号:苏ICP备17064731号-1